LogicDevice专用集成电路ASICApplicationSpecific.ppt

LogicDevice专用集成电路ASICApplicationSpecific.ppt

* 第八章 可编程逻辑器件PLD 可编程逻辑器件Programmable Logic Device 专用集成电路ASIC Application Specific Integrated Circuit 现场可编程逻辑阵列FPLA Field Programmable Logic Array 可编程阵列逻辑PAL Programmable Array Logic 通用阵列逻辑GAL 可擦除的可编程逻辑器件EPLD 现场可编程门阵列FPGA Field Programmable Gate Array EPLD、CPLD、FPGA集成度较高,称为高密度PLD。 可以满足一般数字系统的需要。 8.1 PLD Y=P1+P3+P4 互补输出缓冲器 P=ABD 不用的与门 三态输出缓冲器 逻辑图形画法 8.2 现场可编程逻辑阵列 (FPLA) 与ROM阵列的区别: ROM与阵列是 最小项阵列,阵列庞大。 PLA与阵列实现 最简与或式, 与阵列乘积项可编程。 Y3=ABCD+A’B’C’D’ Y2=AC+BD Y1=A⊕B=AB’+A’B Y0=C⊙D=CD+C’D’ 有8个与门,4个或门,可实现4个与或式,每式可有8个乘积项 OE’控制三态输出缓冲器,OE’=0输出逻辑函数。 FPLA的编程单元有熔丝型和叠栅注入式MOS管。 输出缓冲器: 异或门输出结构: XOR熔

文档评论(0)

1亿VIP精品文档

相关文档