一种减小VDMOS反向传输电容新结构.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种减小VDMOS反向传输电容新结构

一种减小VDMOS反向传输电容的新结构   摘 要:利用高能离子注入与JFET注入结合的技术,设计了一款可以减小反向传输电容的P阱深结新型结构VDMOS器件。深结扩散提高了器件的击穿电压和稳定性,更短的栅极减小了形成反向传输电容的有效多晶硅栅长度,电容面积的减小从而降低了VDMOS的反向传输电容,同时优化JFET注入来解决由深结导致导通电阻增加的矛盾,采用 A T H EN A和 A T LA S工具对器件参数仿真优化。芯片流片测试结果表明这种新型结构能有效减小VDMOS的反向传输电容、提高开关速度和动态性能 关键词:VDMOS;深结;高能离子注入;反向传输电容 引言:功率垂直双扩散金属氧化物场效应晶体管(VDMOS)比双极型功率器件开关速度高、输入电阻高、驱动电流小、频率特性好,已广泛应用于高频功率电子技术领域[1]。VDMOS的主要作用之一是在开关电源中作为开关器件提高系统工作频率,开关电源的工作频率的提高可以有效较少电源体积和重量,同时降低开关损耗。但提高开关工作频率则要求VDMOS有快的开关速度,而VDMOS的开关速度主要是由它的本征电容和寄生电容决定[2][3]。电容的充放电过程是限制其开关速度的主要因素,尤其是反向传输电容,它的米勒效应对器件的开关特性有着重要的影响,对开关速度起支配作用。因此在VDMOS设计中减少反向传输电容就显得格外重要 为减小反向转换电容,研究学者提出了一些VDMOS结构。文献提出在VDMOS中间区域断开多晶硅,同时在断开处注入P型区,改变VDMOS栅极下耗尽区的形状,然而这种做法需要增加工序和精确严格的工艺控制,比较复杂也提高了芯片成本。文献报道用二氧化硅将栅极多晶硅从中分成两部分然后在氧化层正下方的外延中注入一层与外延相同的高浓度杂质,这种做法降低了栅电荷,然而增加了导通电阻。因而对于高压高频VDMOS解决寄生电容、导通电阻和器件耐压三者的矛盾,目前还是设计上的一个难点 本文提出一个新的VDMOS结构,降低了反向传输电容,优化导通电阻,同时提高耐压稳定性。首先介绍了反向传输电容减少原理;其次设计了新结构VDMOS,并对参数优化仿真;最后对流片制造出的新器件进行相关电特性测试 二、器件设计与仿真 基于上述理论分析,本文采用高能量离子注入的方法,将P阱扩散为深结,获得短栅结构,减小了多晶硅栅长度,那么对形成反向传输电容起作用的有效多晶硅栅的长度也会减小,在相等栅极宽度(W)下Cgd (ox) 和Cdg (dep )的电容面积减小,则Cgd (ox) 和Cdg (dep )都减小,因此,反向传输电容Cdg大大降低。本文选用耐压为600V级别的传统VDMOS结构器件基础上设计新器件,其结构剖面图如图2所示 图2 新VDMOS结构 (一)P阱结深的影响。P阱结的深度对器件耐压、导通电阻、元胞间距都会有影响。高能离子注入的横向扩散比普通离子注入明显,因此在获得同等有效沟道长度(即有效栅极)的情况下,可以将多晶硅长度做的更小,这样元胞面积也可以减小,芯片利用率提高,从而降低器件制造成本。为了防止横向扩散过大,导致元胞重叠JFET区域消失,需要选择适当的P阱注入窗口和退火条件,在不改变其他参数的基础上,本文P阱注入窗口选为2um,通过改变P阱注入的时间长短来获得不同深度的P阱结深,注入时间则越长P阱越深,采用ATHENA (工艺模拟)和ATLAS(器件模拟)工具进行仿真,仿真得到结果如表1所示 表1 P阱结深的影响仿真结果 从理论上分析,P阱结越深,元胞间距(cell spacing)则越小,当漏极加偏压后,P阱/N-外延耗尽区将迅速连起来类似于平面结,使得器件耐压比较理想而且稳定,表1的仿真结果也很好的验证了这点。但是单元间距减小会使的JFET效应增强[8],导致JFET区的电阻急剧增大,影响了器件的驱动能力,即表1中显示导通电阻偏大,所以需要对cell spacing进行优化仿真 (二)优化JFET离子注入。通过JFET的离子注入可以改善导通电阻的特性,根据表1选取P阱离子注入浓度为5E14cm-2 ,退火为1200℃ 100min N2/LwO2的条件下。选用不同浓度的JEFT离子注入,仿真结果如表2所示。从表2中也可以看出,JFET离子注入越大,可以更有效的降低导通电阻,但一定程度也会影响到器件耐压值,综合考虑最终选取JFET注入时的浓度为2E12cm-2 表2 JFET离子注入的影响仿真结果 (三)有源区注入窗口( LW)、栅极长度(LP)的优化。当元胞(cell)长度、面积、各掺杂浓度相同的情况下,影响耐压的参数主要是有源区的注入窗口[9][10](LW)、栅长(LP),对LW、LP的不同参数优化组合仿真结果如表3所示。从结果中分析

文档评论(0)

linsspace + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档