计算机组成原理课后答案.pptVIP

  1. 1、本文档共65页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
(4)判断功能。计算机在进行一步操作后,应能从预先无法确定的几种方案中选择一种操作方案。 (5)自我控制能力。计算机应能保证程序执行的正确性和各部件之间的协调性。 4.3. 解∶选D。 在计算机中,只有主存和1/O设备接口的各端口需要专门的地址供CPU识别,因此地址总线就是用来指定内存单元或1/O设备接口中的端口地址。 4.5. 解:在三种集中式总线控制中,C(独立请求)方式响应时间最快。每个共享总线的部件均有一对总线请求线和总线应答线,各主设备之间并行工作,仲裁时间较短。A(链式查询)方式对电路的故障最敏感。链式结构决定了如果有一个主设备发生故障,就会影响到其后的其他主设备的总线请求。 2.14 某存储器容量为4KB,其中,ROM 2KB,选用EPROM 2Kx 8 /片、RAM 2KB , 选用芯片RAM 1K×8/片、地址线A15~A0。写出全部片选信号的逻辑式。 解:(1) 确定芯片:根据要求ROM的容量为2KB,故只需1 片EPROM;而RAM的容量为2KB,故需RAM芯片2 片。(2)片内地址:对于ROM片内地址为11位,用了地址线的A10~A0。这11根地址线;RAM片内地址为10位,用了地址线的A9~A0。 (3)选片:主存中有3 片芯片,至少需要2 位地址信号加以区别,按其总容量需要12根地址线,可以考虑用1根地址线A11作为区别EPROM和RAM的片选信号,对于2 片RAM芯片可利用A10来区别其片选信号。由此.可得到如下的逻辑式: EPROM : RAM: 2.17 1 0 0 1 1 1 0 ◇改进不归零制(NRZI) 记录“1”时改变方向 记录“0 时不改变方向 1 1 0 0 1 1 1 0 ◇改进调频制(MFM) “1”在位周期中间改 变方向 “1”是“0 ”频率的2倍 !注意:MFM是FM的改进,只有在记录连续两个或以上0时电流方向才翻转一次 用于双密度磁盘. 1 2.20 解:(1)磁盘容量=4×12288B/道×275道 (2)传输率=3000转/60s×12288B=614400B/s (3)平均等待时间=1/(2×转速)=1(2×3000/60)=0.01s=10ms 2.25 存储系统的层次结构可以解决什么问题?实现存储器层次结构的先决条件是什么?用什么度量? 答:存储器层次结构可以提高计算机存储系统的性能价格比,即在速度方面接近最高级的存储器,在容量和价格方面接近最低级的存储器。实现存储器层次结构的先决条件是程序局部性,即存储器访问的局部性是实现存储器层次结构的基础。其度量方法主要是存储系统的命中率,由高级存储器向低级存储器访问数据时,能够得到数据的概率。 2.34 cache与虚拟存储器在原理和功能方面有何不同和相似之处? 答:cache与虚拟存储器在原理和功能方面存在相似之处,但有重要差别。 相同之处:都利用了程序局部性原理,把程序划分成为许多信息块,运行时能自动地把信息块从慢速存储器向快速存储器调度,信息块的调度采用一定的替换策略以提高继续运行时的命中率。它们采用的地址变换、地址映像方式和替换算法是相同的。 不同之处:cache用于弥补主存与CPU之间的速度差异,而虚拟存储器则用来弥补主存容量的不足;cache每次传送的信息块是定长的,且只有几十字节。虚拟存储器的信息块可以是定长的页,也可以是不定长的段,长度也比较大。CPU可直接访问cache,但不能直接访问辅存。cache与主存信息交换的过程全部由硬件实现,主存与辅存的信息交换则通过辅助软件与存储管理软件来完成。 补充题1 设某虚存有如下快表放在相联存储器中,其容量为8个存储单元。问:按如下三个虚拟地址访问主存,主存的实际地址码各是多少?(设地址均为16进制) 页号 页内地址 1 15 0324 2 7 0128 3 48 0516 70000 30 50000 5 80000 15 40000 4 60000 6 96000 7 38000 25 42000 33 本页在主存起始地址 页号 答: (1)80000H+0324H=80324H (2)96000H+0128H=96128H (3)去主存查找,有可能需重新分配。 补充题2 设某计算机的cache采用4路组相联映像,已知cache容量为16KB,主存容量为2MB,每个字块有8个字,每个字有32位。请回答:主存地址多少位(按字节编址),各字段如何划分(各需多少位)? 分析:2M=221,每

文档评论(0)

jdy261842 + 关注
实名认证
文档贡献者

分享好文档!

1亿VIP精品文档

相关文档