2.4.1串行进位加法器和并行进位加法器.ppt

2.4.1串行进位加法器和并行进位加法器

第2章 数据的表示和运算 主要内容: 数制与编码 定点数的表示和运算 浮点数的表示和运算 算术逻辑单元?ALU 串行进位加法器和并行进位加法器 算术逻辑单元?ALU?的功能和结构 2.4 算术逻辑单元ALU 串行进位(又称行波进位)加法器,逻辑电路比较简单,但是最高位的加法运算,一定要等到所有低位的加法完成之后才能进行,低位的进位要逐步的传递到高位,逐级产生进位,因此运算速度较慢。 一位二进制全加器逻辑电路与表达式 一位二进制全加器:有三个输入端和两个输出端。 输入端:操作数Ai、操作数Bi和低位进位信号Ci?1 输出变量:本位之和Si,本位向高位的进位Ci。 (4)并行进位加法器 为了提高运算速度,减少延迟时间,可以采用并行进位法,也叫超前进位或先行进位。 并行进位加法器的运算速度很快,形成最高进位输出的延迟时间很短,但是以增加硬件逻辑线路为代价。 对于长字长的加法器,往往将加法器分成若干组,在组内采用并行进位,组间则采用串行进位或并行进位,由此形成多种进位结构。 单级先行进位:将n位字长分为若干组,每组内采用并行进位方式,组与组之间则采用串行进位方式。 多级先行进位:在组内和组间都采用先行进位方式。 先行进位加法器 2.4.2 算术逻辑单元ALU ALU的功能和结构 ALU部件是运算器中的主要组成部分,又称为多功能函数发生器,主要用于完成各种算术运算和逻辑运算。AL

文档评论(0)

1亿VIP精品文档

相关文档