- 1、本文档共42页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第五章 输入/输出接口 5.1 输入/输出接口概述 5.2 I/O端口的编址方式 5.3 I/O接口的访问控制 5.3 I/O接口的数据传输控制方式 5.1 输入/输出接口概述 接口解决微处理器与外设之间的差异 外设种类多 信号类型有机械的、物理的、电信号等 信号形式有脉冲、模拟量或数字量 数据传输率不同 数据格式不同 数据传输方式不同,有并行、串行之分 CPU与外设都是面向接口而非直接联络 接口电路中的信息 数据信息、状态信息及控制信息 数据信息 数据信息:要交换的数据本身。 数字量:通常以8位或16位的二进制数以及ASCII码的形式传输,主要指由键盘、磁带机、磁盘等输入的信息或主机送给打印机、显示器、绘图仪等的信息 开关量:用“0”和“1”来表示两种状态,如开关的通/断 模拟量:模拟的电压、电流或者非电量。对模拟量输入而言,需先经过传感器转换成电信号,再经A/D转换器变成数字量;如果需要输出模拟控制量的话,就要进行上述过程的逆转换 数据传输方向:CPU←→ I/O接口←→外设 控制信息 控制信息:控制外设工作的命令,CPU通过接口发出,如A/D转换器的启/停信号 数据传输方向:CPU→I/O接口→处设 状态信息 状态信息:表征外设工作状态的信息 对输入接口, CPU是否准备好接收数据,READY” 准备好吗? 对输出接口, 外设是否准备好接收数据,“BUSY” 外设忙吗? 数据传输方向:CPU←I/O接口←外设 I/O端口 传送这三种信息的接口电路中的寄存器称为数据、状态和控制端口 不同的寄存器有不同的端口地址,即用地址访问 端口由一个或多个寄存器组成 接口由若干个端口加上相应的控制逻辑组成 5.1.2 接口的基本功能 数据缓冲功能 数据格式转换 设备选择功能 信号转换功能 接收、解释并执行CPU命令的功能 可编程功能 5.2 I/O端口的编址方式 为了区分接口电路的各个寄存器,系统为它们各自分配了一个地址,称为I/O端口地址,以便对它们进行寻址并与存储器地址相区别 接口电路的结构 5.2.2 I/O端口编址方式: I/O端口有两种编址方式: I/O独立编址方式 存储器映像方式 1、I/O独立编址(一) 指主存地址空间和I/O端口地址空间相互独立,分别编址。CPU通过指令来区分是访问I/O口还是存储单元 优点:主存和I/O端口的地址可用范围都比较大; 缺点:I/O指令的功能一般比较弱,在I/O操作中必须借助CPU的寄存器进行中转 1、I/O独立编址(二) 80X86系列微处理器采用独立的I/O编址方式 CPU使用地址总线中的A0~A15来寻址I/O口,故最大I/O空间是64K个字节端口(或32K个字端口) 2、存储器统一编址(映像编址) 指I/O端口与存储器共享一个寻址空间,又称为统一编址。在这种系统中,CPU可以用同样的指令对I/O端口和存储器单元的进行访问。 优点:对I/O口的访问灵活方便,有利于提高端口数据的处理能力。 缺点:I/O端口占用了主存地址,相对减少了主存的可用范围。 两种编址方式比较 5.2.3 I/O端口的地址译码 I/O接口的访问控制 微机系统的每个端口都有惟一的端口地址 端口地址:经译码电路译码后产生端口选通信号,控制端口的读/写操作 I/O端口的地址分配 80X86系列微处理器提供16条地址线访问I/O端口,编址可达64K个字节端口或者32K个字端口。 IBM系列采用非完全译码方式,即只考虑了低10位地址线A0-A9,I/O端口地址范围是0000H-03FFH,总共只有1024个字节端口 80386微处理器或此后的微处理器构成的微机系统,采用全译码的方法,端口为64K个字节端口或32K个字端口 I/O端口的地址译码 将来自地址总线上的地址代码翻译成为所需要访问端口的选通信号 I/O端口地址译码电路结构 译码电路的输入信号 地址信号:由地址范围决定 控制信号:数据流向(读/写)、数据宽度(8位/16位)、是否采用奇/偶地址和DMA传送方式 译码电路的输出信号:接口芯片的片选信号 端口的读写控制:输入需要缓冲, 输出需要锁存 输入缓冲电路 输出锁存 选中锁存器时,总线上的数据才能进入锁存器 此后不管总线上的数据(锁存器输入端)如何变化,只要没有再次使锁存器的信号有效,锁存器的输出端就一直保持原来锁存的信息不变。 I/O地址译码方法 地址译码的方法灵活多样 高位地址线与CPU的控制信号进行组合,经译码电路产生I/O接口芯片的片选信号CS,实现系统中的接口芯片寻址 低位地址线直接接到I/O接口芯片的地址引脚,进行I/O接口芯片的片内端口寻址 I/O端口地址译码电路设计 译码电路采用的元器件来分
文档评论(0)