网站大量收购独家精品文档,联系QQ:2885784924

fpga英文简称及课后1-3章答案.doc

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
fpga英文简称及课后1-3章答案剖析

IEEE 电气和电子工程师协会 Institute of Electrical and Electronics Engineers LPM 即参数化模块库 Library of Parameterized Modules SOPC 可编程片上系统 System on a Programmable Chip RTL 在集成电路设计中 Register Transfer Level LE 逻辑单元 Logic Element OLMC 即逻辑输出宏 Output Logic Macrocell FPGA 现场可编程门阵列 Field Programmable Gate Array VHDL 高速集成电路硬件描述语言 Very-High-Speed Integrated Circuit Hardware Description Language HDL 硬件描述语言 Hardware Description Language CPLD 复杂可编程逻辑器件 Complex Programmable Logic Device PLD 可编程逻辑器件 Programmable Logic Device GAL 通用阵列逻辑 Generic Array Logic LAB 逻辑阵列块 Logic Array Block CLB 可配置逻辑模块 Configurable Logic Block EAB 嵌入式阵列块 Embedded Array Block SOPC 可编程片上系统 System-on-a-Programmable-Chip LUT 查找表 Look-Up Table JTAG 联合测试行为组织 Joint Test Action Group IP 知识产权 Intellectual Property ASIC 专用集成电路 Application Specific Integrated Circuits ISP 在系统可编程 In System Programmable ICR 在电路可重构 EDA 电子设计自动化 Electronic Design Automation MCU 微控制单元 Microcontroller Unit 3-24-3阻塞赋值和非阻塞赋值有何区别? Verilog中,非阻塞赋值方式(b=a): b的值被赋成新值a的操作?并不是立刻完成的,而是在块结束时才完成;块内的多条赋值语句在块结束时同时赋值;硬件有对应的电路。 阻塞赋值方式(b=a):b的值立刻被赋成新值a;完成该赋值语句后才能执行下一句的操作如果在一个块语句中含有多条阻塞式赋值语句,则当执行到其中某条赋值语句时,其他语句将禁止执行,即如同被阻塞了一样;硬件没有对应的电路,因而综合结果未知。 3-2 什么是基于乘积项的可编程逻辑结构? P33~34,40 答:GAL、CPLD之类都是基于乘积项的可编程结构;即包含有可编程与阵列和固定的或阵列的PAL(可编程阵列逻辑)器件构成。 3-3 什么是基于查找表的可编程逻辑结构? P40~41 答:FPGA(现场可编程门阵列)是基于查找表的可编程逻辑结构。 3-1 OLMC(输出逻辑宏单元)有何功能?说明GAL是怎样实现可编程组合电路与时序电路的。 P34~36 OLMC有何功能? 答:OLMC单元设有多种组态,可配置成专用组合输出、专用输入、组合输出双向口、寄存器输出、寄存器输出双向口等。 说明GAL是怎样实现可编程组合电路与时序电路的? 答:GAL(通用阵列逻辑器件)是通过对其中的OLMC(输出逻辑宏单元)的编程和三种模式配置(寄存器模式、复合模式、简单模式),实现组合电路与时序电路设计的。 3-4 FPGA系列器件中的LAB有何作用? P43~45 答:FPGA(Cyclone/Cyclone II)系列器件主要由逻辑阵列块LAB、嵌入式存储器块(EAB)、I/O单元、嵌入式硬件乘法器和PLL等模块构成;其中LAB

文档评论(0)

jiayou10 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8133070117000003

1亿VIP精品文档

相关文档