4章 组合逻辑电路(五版).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4章组合逻辑电路(五版)ppt课件

结论: 当两数相减且差为负数(V=1)时,求补相加法是以补码的形式存在。若要以原码形式输出,须将它的数值位再求补得到原码形式,即直接作减法的结果(注:符号位V保持不变为1)。 (2)A-B 0的情况 设A=0001,B=0101 直接作减法 0 0 0 1 0 1 0 1 0 1 0 0 0 0 0 1 1 0 1 0 0 1 1 0 0 (A) (B反) 1 (加1) 1 1 1 0 0 (进位反相) (借位) 求补相加法 1 1 0 0 0 0 1 1 1 (加1) 0 1 0 0 1 (取反) 符号位V不变 数值位 由符号决定求补的逻辑图 =1 B3 A3 A0 A2 A1 D3′ D2′ D1′ B2 B1 B0 D0′ 74HC283 V 借位信号 =1 =1 =1 S3 S2 S1 S0 D3 D2 D1 D0 C-1 CO 若以原码形式输出时需要加下一级求补电路: 原码的形式输出 回顾: 由于V取值只可能为0或1,因此得: = (2)A-B 0的情况 设A=0001,B=0101 上一级电路D3D2D1D0输出为1 1 0 0,V=1,C-1=V=1,输入该级电路后,由 得: D3’D2’D1’D0’= 0 0 1 1 + 1= 0 1 0 0 ,输出原码形式。 分两种情况分析: (1)A-B?0的情况 设A=0101,B=0001 上一级电路D3D2D1D0输出为0 1 0 0,V=0,C-1=V=0,输入该级电路后,由 得: D3’D2’D1’D0’= 0 1 0 0,维持原码。 由以上分析得出:两级电路共同组成输出为原码的完整的4位减法运算电路。 B3 A3 A0 A2 A1 B2 B1 B0 1 1 1 1 1 D3′ D2′ D1′ D0′ C-1 1 74HC283(0) 借位信号 =1 B3 A3 A0 A2 A1 B2 B1 B0 74HC283(1) V =1 =1 =1 S3 S2 S1 S0 D3 D2 D1 D0 C-1 B3 A3 A0 A2 A1 B2 B1 B0 S3 S2 S1 S0 CO C-1 CO 输出为原码的4位减法运算逻辑图 4、集成算术/逻辑单元(ALU) 功能:能够完成一系列的算术运算和逻辑运算。 双极型ALU74LS181: 能够对两个4位数据A和B进行16种算术 应用: 若干片4位ALU与超前进位产生器连接,实现对ALU位数的扩展。 本节小结  能对两个1位二进制数进行相加而求得和及进位的逻辑电路称为半加器。  能对两个1位二进制数进行相加并考虑低位来的进位,即相当于3个1位二进制数的相加,求得和及进位的逻辑电路称为全加器。  实现多位二进制数相加的电路称为加法器。按照进位方式的不同,加法器分为串行进位加法器和超前进位加法器两种。串行进位加法器电路简单、但速度较慢,超前进位加法器速度较快、但电路复杂。 4.5 组合可编程逻辑器件 4.5.1 PLD的结构、表示方法及分类 4.5.2 组合逻辑电路的PLD实现 退出 4.5.1 PLD的结构、表示方法及分类 1、PLD的结构 一般框图 × × × × × × × × × × × × × × × × 与门阵列 或门阵列 B A 输入 Y Z 输出 基本电路结构 2、PLD的表示方法 × (a) 硬线连接单元 (b) 可编程“接通”单元 (c) 可编程“断开”单元 连接方式 (a) 与门 A A A × × × L1 A B C × × × L2 A B C × × × L3 × A A B B × L3 A A B B L4 A A B B (b) 或门 (d) 输出为1的状态 (c) 输出恒等于0的与门 A EN A A A EN 基本门电路的表示方法 SIMOS管开关 在漏、栅极之间加高压,使漏极和衬底之间的PN结反向击穿,产生大量高能电子堆积在浮栅上,使浮栅带电;加紫外线或X射线时浮栅放电。 Flotox MOS管开关 D1接地,G1接高压俘获电子; G1接地,D1接高压 释放电荷。用高压脉冲,不用紫外线或X射线。 快闪叠栅MOS管开关 2、PLD的分类 B A L1 L0 或阵列 可编程 与阵列 固定 × × × × × × × × × × × × × × × × × × × × × × × × B A L1 L0 或阵列 可编程 与阵列 可编程 × × × × × × × × × × × × × × × × × × × × × × × × B A L1 L0 或阵列 固定 与阵列 可编程 PROM P

文档评论(0)

118zhuanqian + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档