电子科大-计算机学院-数字逻辑实验报告- Verilog组合逻辑设计.docVIP

电子科大-计算机学院-数字逻辑实验报告- Verilog组合逻辑设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子科大-计算机学院-数字逻辑实验报告- Verilog组合逻辑设计

电 子 科 技 大 学 实 验 报 告 学生姓名:郫县阿基王 学 号:2014666666666 指导教师:唐明 一、实验项目名称: Verilog组合逻辑设计 二、实验目的: 使用ISE软件和Verilog语言进行组合逻辑的设计与实现。 三、实验内容: 1.3-8译码器的设计和实现。 2.4位并行进位加法器的设计和实现。 3.两输入4位多路选择器的设计和实现。 实验要求如下: 1.采用Verilog语言设计,使用门级方式进行描述。 2.编写仿真测试代码。 3.编写约束文件,使输入、输出信号与开发板的引脚对应。 4.下载到FPGA开发板,拨动输入开关,观察Led灯的显示是否符合真值表。 四、实验原理: 1.74x138译码器是输出低有效的3-8译码器。表1所示为74x138译码器的真值表。 表1 74x138译码器的真值表 输入 输出 G1 G2A_L G2B_L C B A Y7_L Y6_L Y5_L Y4_L Y3_L Y2_L Y1_L Y0_L 0 x x x x x 1 1 1 1 1 1 1 1 x 1 x x x x 1 1 1 1 1 1 1 1 x x 1 x x x 1 1 1 1 1 1 1 1 1 0 0 0 0 0 1 1 1 1 1 1 1 0 1 0 0 0 0 1 1 1 1 1 1 1 0 1 1 0 0 0 1 0 1 1 1 1 1 0 1 1 1 0 0 0 1 1 1 1 1 1 0 1 1 1 1 0 0 1 0 0 1 1 1 0 1 1 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 1 0 0 1 1 0 1 0 1 1 1 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 1 1 根据3-8译码器的真值表,可得输出的函数表达式为 根据上述函数表达式,可画出逻辑电路图为。 图1 3-8译码器的逻辑电路图 2. 数据选择器的逻辑功能是根据地址选择端的控制,从多路输入数据中选择一路数据输出。因此,它可实现时分多路传输电路中发送端电子开关的功能,故又称为复用器(Multiplexer),并用MUX来表示。 表2 2输入1位多路选择器的真值表 数据输入 选择控制S 输出Y D0 D1 0 0 0 0 0 1 0 0 1 0 0 1 1 1 0 1 0 0 1 0 0 1 1 1 1 0 1 0 1 1 1 1 2选1数据选择器的真值表如表1所示,其中,D0、D1是2路数据输入,S为选择控制端,Y为数据选择器的输出,根据真值表可写出它的输出函数表达式为: 如果输入再加上低有效的输入使能端,则输出的表达式变为 根据上述函数表达式,可画出2输入4位多路选择器的逻辑电路图为。 图2 2输入4位多路选择器的逻辑电路图 2. 1位全加器的真值表如下 表3 1位全加器的真值表 输入变量 输出变量 A B Ci Ci+1 S 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 0 1 1 1 0 根据真值表,输出表达式为: 对于4位并行加法器,可以按入下公式进行设计 图3所示为4位并行进位加法器框图,本实验中用Verilog语句来描述。 图3 4位并行进位加法器 五、实验器材(设备、元器件): PC机、Windows XP、Anvyl或Nexys3开发板、Xilinx ISE 14.7开发工具、Digilent Adept下载工具。 六、实验步骤: 实验步骤包括:建立新工程、原理图或代码输入、设计仿真、输入输出引脚设置、生成流代码与下载调试。 七、关键源代码: 1.在ISE设计中可以直接输入如下3-8译码器的代码 2.3-8译码器的仿真测试代码 仿真结果如下图所示。 图4 译码器的仿真结果 3.译码器在Nexys3开发板上的约束文件 4.4位并行加法器的代码 5.加法器的仿真测试代码 仿真结果如下图所示 图5 加法器的仿真结果 6.加法器在Nexys3开发板上的约束文件 7.数据选择器的代码 8. 数据选择器的仿真测试代码 仿真结果如下图所示。 图6 数据选择器的仿真结果 9.数据选择器在Nexys3开发板上的约束文件 实验结论: 1、3-8译码器输入0: 2、3-8译码器输入1: 3、3-8译码器输入4: 4、4位并行进位加法器实现1+1: 5、4位并行进位加法器实现4+4: 6、4位并行进位加法器实现7+8: 7、两输入4位多路选择器实现选择线路1输入1011: 8、两输入4位多路选择器实现选择线路2输入0110: 九、总结及心得

文档评论(0)

ranfand + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档