- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
                        查看更多
                        
                    
                Quartus使用问题及解决方法总结
                    
Quartus 使用问题及解决方法总结(转载) 
在 QuartusII  下进行编译和仿真的时候,会出现一堆 warning,有的可以忽略,有的却需要注意, 
虽然按F1  可以了解关于该警告的帮助,但有时候帮助解释的仍然不清楚,大家群策群力,把自 
己知道和了解的一些关于警告的问题都说出来讨论一下,免得后来的人走弯路. 
    下面是我收集整理的一些,有些是自己的经验,有些是网友的,希望能给大家一点帮助,如 
有不对的地方,请指正,如果觉得好,请版主给点威望吧,谢谢 
1.Found clock-sensitive change during active clock edge at time time on register name 
原因:vector   source   file 中时钟敏感信号(如:数据,允许端,清零,同步加载等)在时钟 
的边缘同时变化。而时钟敏感信号是 
不能在时钟边沿变化的。其后果为导致结果不正确。 
措施:编辑vector source file 
2.Verilog HDL assignment warning at location: truncated value with size number to match 
size of target (number 
原因:在HDL 设计中对目标的位数进行了设定,如:reg[4:0]                 a;而默认为32 位,将位数裁定到合 
适的大小 
措施:如果结果正确,无须加以修正,如果不想看到这个警告,可以改变设定的位数 
3.All reachable assignments to data_out(10) assign 0, register removed by optimization 
原因:经过综合器优化后,输出端口已经不起作用了 
4.Following 9 pins have nothing, GND, or VCC driving datain port -- changes to this connectivity 
may change fitting results 
原因:第9 脚,空或接地或接上了电源 
措施:有时候定义了输出端口,但输出端直接赋‘0 ’,便会被接地,赋‘1’接电源。如果你 
的设计中这些端口就是这样用的,那便可以不理会这些warning 
5.Found pins functioning as undefined clocks and/or memory enables 
原因:是你作为时钟的PIN 没有约束信息。可以对相应的PIN 做一下设定就行了。主要是指 
你的某些管脚在电路当中起到了时钟管脚的 
         作用,比如flip-flop 的clk 管脚,而此管脚没有时钟约束,因此QuartusII 把“clk ” 
作为未定义的时钟。 
措施:如果clk 不是时钟,可以加“not   clock ”的约束;如果是,可以在clock   setting 当中加 
入;在某些对时钟要求不很高的情况下,可以忽略此警告或在这里修改:AssignmentsTiming 
analysis settings...Individual clocks...... 
注意在Applies to node 中只用选择时钟引脚一项即可,required fmax 一般比所要求频率高5% 
即可,无须太紧或太松。 
6.Timing characteristics of device EPM570T144C5 are preliminary 
原因:因为 MAXII      是比較新的元件在  QuartusII      中的時序?K     不是正式版的,要等  Service 
Pack 
措施:只影响  Quartus    的  Waveform 
7.Warning: Clock latency analysis for PLL offsets is supported for the current device family, but is 
not enabled 
措施:将 setting  中的timing    RequirementsOption--More   Timing  Setting--setting--Enable 
Clock Latency 中的on 改成OFF 
8.Found     clock    high    time    violation  at    14.8    ns    on     register 
|counter|lpm_counter:count1_rtl_0|dffs[11] 
原因:违反了s
                您可能关注的文档
最近下载
- HG/T 2431-2018- 水处理剂_阻垢缓蚀剂Ⅲ.pdf VIP
- 上海市青浦XX中学高三下学期期中考试历史试卷.docx VIP
- 关于进一步加强“安全生产基础台账”管理工作的通知.pdf VIP
- 2024-2025学年湖南机电职业技术学院单招《职业适应性测试》复习提分资料(培优)附答案详解.docx VIP
- 2025下半年浙江绍兴市公安局警务辅助人员招聘55人笔试备考题库及答案解析.docx VIP
- 山宇SY8000变频器说明书用户手册.pdf
- 贝加莱(B&R)PLC_CF卡烧写说明PVI.docx VIP
- 电子信息工程应届生工作简历模板PPT.pptx VIP
- 上海市进才中学2024-2025学年高三上英语9月月考(含答案).docx VIP
- 年处理2000吨桑叶提取车间布置设计常晓利.docx VIP
 原创力文档
原创力文档 
                        

文档评论(0)