可重构视频编解码处理器ReMAP设计.pdfVIP

  • 2
  • 0
  • 约2.4万字
  • 约 9页
  • 2017-06-02 发布于湖北
  • 举报
可重构视频编解码处理器ReMAP设计

北京大学学报 ( 自然科学版), 第 47 卷 , 第 3 期 , 2011 年 5 月  Acta Scientiarum Naturalium Universitatis Pekinensis, Vol. 47, No. 3 (May 2011)  可重构视频编解码处理器ReMAP 设计 † 戴鹏 雍珊珊 王新安 张兴 北京大学深圳研究生院集成微系统科学工程与应用重点实验室 , 深圳 518055; † 通信作者 , E-mail: wangxa@ 摘要 针对当前视频高清编解码的计算密集性、并行性和数据局部性的特点, 提出一个粗粒度的可重构处理 器 ReMAP-2 。该处理器由一个可重构的计算单元阵列构成, 通过由临近直联和分段式总线组成的互联网络完 成数据通信任务, 具有良好的扩展性。计算阵列针对不同应用, 通过加载不同配置信息流实时改变运算单元 的计算功能和连接方式, 支持多种格式的视频编解码应用。仿真验证表明, 可重构处理器 ReMAP-2 在视频编 解码应用时较常用的媒体处理器具有较大幅度的性能加速, 处理性能达到或接近于 ASIC 水平, 同时具有较 高的应用灵活性。 关键词 可重构处理器 ; H.264; 编解码; DCT; 动态重构 中图分类号 TN47 Design of Reconfigurable Processor ReMAP for Video Codec † DAI Peng, YONG Shanshan, WANG Xin’an , ZHANG Xing Key Lab of Integrated Microsystem Science Engineering and Application, Shenzhen Graduate School, Peking University , Shenzhen 518055; † Corresponding author, E-mail: wangxa@ Abstract A coarse-grain reconfigurable processor ReMAP-2 is proposed for video codec applications which shares several important characteristics: compute intensity, parallelism, and locality. ReMAP-2 comprises of a reconfigurable array of processing elements and interconnect network with neighborly connect and segment buses, which possesses good scalability. The architecture can change the function of processing elements and the data path of the reconfigurable array by uploading different configuration s

文档评论(0)

1亿VIP精品文档

相关文档