- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
111章数字电子技术基础课件
目
录;第一章 数字逻辑基础;§1-1 数制与编码;§1-2 逻辑代数基础;§1-3 逻辑函数的标准形式;§1-4 逻辑函数的简化;进位计数制;返 回;常用数制对照表;数 制 转 换;? 整数部分的转换;;非十进制转成十进制;返 回;返 回;;数值数据的表示;补码的性质:;常用编码;;;§1-2 逻辑代数基础;逻辑变量及基本逻辑运算;逻辑表达式
F= A ? B = AB;逻辑表达式
F= A + B;返 回;异或运算;0V;;逻辑函数及其表示方法;;;逻辑代数的运算公式和规则;证明方法;等式右边;逻辑代数的运算公式和规则;基本运算规则;基本运算规则;§1-3 逻辑函数的标准形式;函数表达式的常用形式;逻辑函数的标准形式;0 0 1;? 最大项;?? 最小项与最大项的关系;逻辑函数的标准形式;§1-4 逻辑函数的简化;;;代数法化简函数;图形法化简函数;;图形法化简函数;? 根据函数填写卡诺图;例1:直接给出函数的真值表求函数的最简与或式。;? 含有无关项的函数的化简;逻辑函数简化中的几个实际问题;;;;;;;;第二章 逻辑门电路;§2-1 典型TTL与非门工作原理;§2-2 其它类型TTL门电路;§2-3 ECL集成逻辑门;§2-4 I2L集成逻辑门;§2-5 MOS集成逻辑门;§2-6 接口问题;内容概述;TTL与非门电路;;;返回;TTL与非门工作速度;返回;TTL“与非”门的外特性及主要参数;;TTL“与非”门的外特性及主要参数;? 扇入系数Ni和扇出系数NO;;§2-2 其它类型TTL门电路;集电极开路TTL“与非”门(OC门);TTL与非门电路;;集电极开路TTL“与非”门(OC门);三态逻辑门(TSL);;? 三态门的应用;§2-3 ECL集成逻辑门;返回;;§2-4 I2L集成逻辑门;I2 L基本单元电路;I2 L门电路;I2 L的主要优缺点;§2-5 MOS集成逻辑门;NMOS反相器;NMOS门电路;CMOS电路;;;;CMOS电路;CMOS电路;;;CMOS电路的特点;§2-6 接口问题;TTL与CMOS接口;CMOS与TTL接口;小 结;习 题;复
习;第三章 组合逻辑电路;第一节 组合电路的分析和设计;一、组合电路;二、组合电路的分析;例1:试分析图3-3所示逻辑电路的功能。;例2:试分析图3-4所示逻辑电路的功能。;自然二进制码;注意:利用此式时对码位序号大于(n-1)的位应按0处理,如本例码位的最大序号i = 3,故B4应为0,才能得到正确的结果。;二、组合电路的设计;例3:半加器的设计;将用“异或”门实现的半加器改为用“与非”门实现; 全加器是实现;例5:试将8421BCD码转换成余3BCD码;(2)卡诺图;(4)电路图;第二节 算术逻辑运算及数值比较组件;(2)超前进位加法器;(二)加法器的应用; 输入 A(a3a2a1a0) B (b3b2b1b0):输出(A B)= 1;(二)比较器的应用;第三节 译码器和编码器;一、译码器;译码输入,二进制编码0-7依次对应8个输出;使能端的两个作用:;例:用3—8译码器
构成4—16译码器;例12:试用 CT74LS138和与非门构成一位全加器。;(三)数字显示译码器;七段译码器CT7447;二、编码器;8线—3线优先编码器CT74LS148;~;(二)编码器的应用;第四节 数据选择器和数据分配器;;一、数据选择器;双四选一数据选择器CT74LS153;八中选一数据选择器CT74LS151;(二)数据选择器的应用;例:试用四选一数据选择器构成十六选一的选择器;二、数据分配器;(二)数据分配器的应用;第五节 奇偶检验电路;;二、奇偶位产生和检验电路;第六节 模块化设计概述; 例:设计一个将8421BCD码转换成余3BCD码的码组转换器。;第七节 组合电路中的竞争与冒险;二、竞争与冒险的判断;三、冒险现象的消除;三、冒险现象的消除;3.取样法;利用冗余项:只能消除逻辑冒险,而不能消除功能冒险;适用范围有限;加法器、比较器、译码器、编码器、数据选择器和码组检验器等。;;电路图;例6:试用四位加法器实现8421BCD码至余3BCD码的转换。;触发器特点:;第四章 触发器;第一节 R-S触发器;1;RD:置零或复位端(低电平置零,逻辑符号上用小圆圈表示)
SD:置1或置位端(低电平置1)
Q:触发器原端或1端
;三、状态转换真值表及特征方程;四、钟控R-S触发器;(2)真值表;假设CP=1时,控制输入不改变。;第二节 主从触发器;主触发器;真值表
K J Qn+1
0 0 Qn
1 0 0
0 1 1
1 1
文档评论(0)