网站大量收购闲置独家精品文档,联系QQ:2885784924

电工学简明教程(第二版)_秦曾煌_第13章.ppt

  1. 1、本文档共54页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
电工学简明教程(第二版)_秦曾煌_第13章要点

第 13 章 门电路和组合逻辑电路;第 13 章 门电路和组合逻辑电路;;13.1 基本门电路及其组合;1.与逻辑 如(a)图所示。;13.1.2 分立元件基本逻辑门电路; +12V;  由以上分析可知:只有当 A、B、C 全为高电平时,输出端 Y 才为高电平。正好符合与门的逻辑关系。;例:两输入与门波形图;DA;DA;或逻辑关系式:Y = A + B + C;或逻辑关系式:Y = A + B;3.晶体管非门电路;结论:Y 等于 A 的非;记为;13.1.3 基本逻辑门电路的组合;2.或非门电路;3.与或非门电路;13.2 TTL 门电路;设:uA= 0.3V, uB= 3.6V,则 VB1= (0.3+0.7) V= 1V;  设 uA = uB = 3.6 V ,输入端全部是高电平, VB1 升高,足以使 T2 、T4 导通,VY= 0.3 V,Y = 0。且 VB1 = 2.1 V,T1 发射结全部反偏。;由以上分析可知:   当输入端 A、B均为高电平时,输出端 Y 为低电平。当输入端 A、B中只要有一个为低电平,输出端Y 就为高电平,正好符合与非门的逻辑??系。;  TTL 与非门组件就是将若干个与非门电路,经过集成电路工艺制作在同一芯片上。 ; 74LS20 四输入 2 门;13.2.2 三态输出与非门电路;13.4 组合逻辑电路的分析和设计;交换律:;吸收律:;2.逻辑函数的表示方法;(3)逻辑图;3.逻辑函数的化简;13.4.2 组合逻辑电路的分析;[例 2] 分析下图逻辑电路的功能。;13.4.3 组合逻辑电路的设计;  [例 3] 试设计一逻辑电路供三人(A、B、C)表决用。每人有一按键,如果赞成,就按电键,表示 1;如果不赞成,不按电键,表示 0;表决结果用指示灯来表示。如果多数赞成,则指示灯亮,Y = 1;反之,则灯不亮,Y = 0 。;0 0 0 0 1 1 1 1;(2)由逻辑状态表写出逻辑式;(4)由逻辑式画出逻辑图;13.5 加法器;13.5.2 全加器;【例】用4个全加器组成一个逻辑电路以实现两个4位的二进制数A—1101(十进制为13)和B—1011(十进制为11)的加法运算。;13.6 编码器;2.列编码表;3.由编码表写出逻辑式;编码器;*13.6.2 优先编码器;13.7 译码器和数字显示;现以 3 – 8 线译码器 74LS138 为例说明;;13.7.2 二 - 十进制显示译码器;2.七段显示译码器;三个输入控制端:;74LS247 七段字形显示译码器的状态表;74LS247 与数码管的连接

文档评论(0)

dajuhyy + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档