电工电子C第14章触发器和时序逻辑电路.ppt

一、触发器的定义及特征 第14章 触发器和时序逻辑电路 组合电路:电路的输出状态仅取决于当时的输入信号。 时序电路:电路的输出状态不仅取决于当时的输入信号,而且与电路原来的输出状态有关。 例如:全加器,半加器,编码器,译码器等 双稳态触发器,是构成时序电路的基本逻辑单元。 例如:寄存器,计数器等。 二、触发器分类 1、RS触发器 2、JK触发器 3、D触发器 QQ=10时,称为1态; QQ=01时,称为0态; 两个输出端状态相反时称为稳态 1.逻辑功能更能 (1) SD=1,RD = 0 Q Q G1 G2 SD RD (2) SD=0,RD = 1 14.1 RS触发器 14.1.1基本RS触发器 输出01,置0态,又称复位 输出10,Q置1,又称置位 (3) SD=1,RD = 1 保持原态 (4) SD=0,RD = 0 输出全11,非稳态 禁止出现 基本 R-S 触发器状态表 逻辑符号 Q Q SD RD SD RD Q 1 0 0 置0 0 1 1 置1 1 1 不变 保持 0 0 不稳定状态 禁止出现 功能 14.1.2 可控 RS 触发器 导引 电路 G4 S

文档评论(0)

1亿VIP精品文档

相关文档