第5章主存储器.ppt-西华大学.pptVIP

  • 0
  • 0
  • 约4.44千字
  • 约 43页
  • 2017-06-06 发布于天津
  • 举报
第5章主存储器.ppt-西华大学

用256×4位的芯片组成1K ×8位RAM的方框图 2.4KB RAM的连接 例:用SRAM芯片2114(1K×4bit)组成4KB存储器,地址总线为A15~A0,双向数据总线D7~D0,读写信号WE,试设计存储器并画出其与CPU的连接,要求分析芯片地址分配情况。 (1)计算出所需的芯片数 (2)构成数据总线所需的位数和系统所需的容量 (3)控制线,数据线,地址线的连接:有线选方式、部分译码方式和全译码方式之分。 分析设计的步骤: 用2114芯片组成4KB RAM全译码方式结构图 CPU 全译码方式地址分布表 第一组:A15 ~ A10 A9~A0 地址分布 地址最低 000000 0000000000 0000H 地址最高 000000 1111111111 03FFH 第二组:A15 ~ A10 A9~A0 地址分布 地址最低 000001 0000000000 0400H 地址最高 000001 1111111111 07FFH 第三组:A15 ~ A10 A9~A0 地址分布 地址最低 00

文档评论(0)

1亿VIP精品文档

相关文档