数电实验5-触发器研究分析剖析.docxVIP

  • 94
  • 0
  • 约3.06千字
  • 约 10页
  • 2017-06-07 发布于湖北
  • 举报
数电实验5-触发器研究分析剖析

 PAGE \* MERGEFORMAT 1  PAGE \* MERGEFORMAT 10 暨南大学本科实验报告专用纸(附页)  PAGE \* MERGEFORMAT 10 大学本科实验报告专用纸 课程名称 数字电子技术实验 成绩评定 实验项目名称 触发器研究分析 指导教师 实验项目编号 实验项目类型验证+设计实验地点 实B406 学生姓名 学号 学院 专业 实验时间 年 月 日 实验目的 1.学会正确使用D、 JK集成触发器。 2.掌握门控D锁存器、边沿JK、D触发器的工作原理。 3.深刻理解门控锁存器电平触发方式和触发器边沿触发方式的区别。 实验器件与实验设备 1.四2输入与非门74LS00 2片 2.双D正沿触发器74LS74 1片 3.双JK负沿触发器74LS73 1片 4.六反相器74LS04 1片 5.四2输入与门74LS08 1片 6.数字信号显示仪 7.GOS-6051示波器 8. TDS-4数字系统综合实验平台 芯片引脚图 四2输入与门:Y=AB 特别注意:74LS73引脚11是GND,引脚4是VCC。 三、实验原理 1.时序逻辑电路测试 时序逻辑电路测试的目的是验证其状态的转换是否与状态图或时序图相符合。可用电平显示灯、数码管、示波器或数字信号显示仪等观察输出状态的变化。 常用的测试方法有两种: ①静态测试(又称单拍工作方式) 单拍工作方式:以单脉冲源作为时钟脉冲,用电平指示灯观察,逐拍进行观测输出变化,来判断输出状态的转换是否与状态图相符。单拍工作方式是检查设计与接线是否正确无误的第一步。 ②动态测试(又称连续工作方式) 连续工作方式:以连续脉冲源作为时钟脉冲,用示波器或数字信号显示仪观察波形,来判断输出波形是否与时序图相符。动态测试的主要目的测试电路的频率及稳定特性等。通常时序逻辑电路都必须进行连续工作方式的测试。 2. 触发器特性 触发器是具有记忆功能能存储数字信息的最常用的一种基本单元电路,是构成时序逻辑电路的基本逻辑部件。触发器具有两个稳定的状态:0状态和1状态;在适当触发信号作用下,锁存器和触发器的状态发生翻转,即锁存器和触发器可由一个稳态转换到另一个稳态。当输入触发信号消失后,锁存器和触发器翻转后的状态保持不变(记忆功能)。 四、实验内容与结果 1.测试双D触发器74LS74中一个触发器的逻辑功能  ①静态测试(又称单拍工作方式测试) 测试分析要求:按照下页表格测试,并根据实验测试结果填写74LS74的真值表。 测试提示: 在表格中的第一和第二行的测试中反复领会强制置0端CLR(又称复位)和强制置1端PR(又称置位)的强制特性。 在表格中的第三和第四行的测试中利用实验台单脉冲信号源和D输入信号的手动操作反复体验74LS74上沿触发方式的边沿触发器的触发方式的特性。 CLRPRECLK D 逻辑功能01Φ xX0 1置零10 Φ XX1 0复位(置一)110→1 000 1保持10 1110→1 101 0保持11 000 Φ ΦΦΦ Φ禁止使用 ②动态测试(又称连续工作方式测试) 第二:根据此实验学会用双通道示波器测试和观察三个同步时序波形的方法。 方法:先用双通道示波器测试D端和CLK端波形,并记录D和CLK波形;再用双通道示波器测试D端和Q端波形,在D端和CLK端波形的基础上绘制出(记录)Q端波形,从而实现用双通道示波器测试和观察三个同步时序波形。 注: Channel0 输入信号D Channel1 时钟信号CLK Channel2 输出信号Q 2.用门电路构成门控D锁存器和D触发器电路测试分析触发方式及逻辑功能 用与非门74LS00、反相器74LS04和四2输入与门74LS08按照下图构成触发器,设计测试方法,写出测试步骤,测试逻辑功能,分析两个不同电路的触发方式,加深对理解触发器的原理。 D触发器工作特性 注: Channel0 输入信号D Channel1 时钟信号CLK Channel2 输入信号CLK’ Channal3 输出信

文档评论(0)

1亿VIP精品文档

相关文档