- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电磁兼容九
Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. ? Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. PCB上用IR(遥控)电路或突波吸收ESD静电抑制器抑制 瞬间高压 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 1层4层 1。加大地的泄放面积 保持地的完整:1.平整地:铺铜均匀,保持地的电阻值不变,互相之间水平状态(地平面平稳) 2。环绕地 数据线用地包围 3。地孔越多越好,并使每层地紧密连合一起 PCB Layout防护设计 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 环绕地 地孔越多越好,并使每层地紧密连合一起 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. PCB Layout防护设计 接地不仅涉及产品或系统的电气安全,而且关联着电磁兼容和其测量技术。良好的接地可以保护设备或系统的正常操作以及人身安全,可以消除各种电磁干扰和雷击,ESD等。所以接地设计是非常重要的,但也是难度较大的课题。 地线的种类很多,有逻辑地、信号地、屏蔽地、保护地、数字信号地、模拟信号地、接机壳体的地、地线的布置、还要注意接地线在各种不同频率下的阻抗等,接地的方式也可分单点接地、多点接地、混合接地和悬浮地等。理想的接地面应为零电位,各接地点之间无电位差。但实际上,任何“地”或接地线都有电阻。 当有电流通过时,就会产生压降,使地线上的电位不为零,两个接地点之间就会存在地电压。当电路多点接地,并有高速信号层(信号线)通过时,就将构成地环路干扰电压。 因此,接地技术十分讲究,如信号接地与电源接地要分开,复杂电路采用多点接地和公共地等。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 第九章 静电放电 第一节 静电的产生 第二节 人体静电模型(HBM) 第三节 静电放电防护 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 未受控制的静电放电(ESD)已逐渐成为电子工业的一个很大的威胁。自20世纪60年代以来,人们开始认识到厚膜与薄膜固态器件、金属氧化物半导体器件以及许多分立的电子零件,如:薄膜电阻、电容器、晶体和双极型IC等,都很容易受到静电放电的冲击而损坏。 随着器件的封装越来越小、速度越来越快,器件对静电放电越来越敏感。 前 言 静电放电(ESD)对电子产品的危害主要为: 1、引起电子设备的故障或误动作,造成电磁干扰.如: 驱动电路程序被ESD打乱,出现花屏,白屏,声音不正常。 2、击穿集成电路和精密的电子元件,半导体元件或者促使元件老化,降低生产成品率。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 200
原创力文档


文档评论(0)