【创新实验】基于VHDL的二进制及十进制之间的相互转换.doc

【创新实验】基于VHDL的二进制及十进制之间的相互转换.doc

  1. 1、本文档共15页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《创新实验》 ——可编程逻辑设计基础 实验题目: 二进制与十进制之间的相互转换 指导教师:周克峰 小组成员: 摘 要 十进制-二进制转换的编码器是将十进制数0、1、2、3、4、5、6、7、8、9等十个信号编成二进制代码的电路。它的输入是代表0~9这个10个数符的状态信号,有效信号为1,输出是响应的BCD码,其特点是任何时刻只允许输入一个有效信号。 二进制-十进制转换的编码器是十-二进制转换的逆过程,它的功能是将输入的一位BCD码译成10个高、低电平输出信号。当输入一个BCD码时,就会在它所表示的十进制数的对应输出端产生一个低电平有效信号。 在本次的实验中,主要使用开发软件ISE和芯片Xilinx Spartan-II来实现二进制与十进制之间的相互转换。 目 录 一、概述 5 1、PLD/FPGA 结构与原理 5 1)PLD/FPGA原理 2)查找表(Look-Up-Table)的原理与结构 2、开发软件与芯片 5 1)开发软件 2)芯片介绍 二、算法设计原理 6 1、十进制-二进制的转换 2、二(BCD)-十进制的转换 三、工程开发流程 7 (一)工程开发流程 7 1、设计输入 2、综合 3、实现 4、验证 5、下载 (二)实际运用过程 9 1、设计输入 9 1)建立源文件 2)输入原理图 3)行为仿真 2、设计实现 15 1)时序仿真 2)产生报告并修改设计 3、配置或编程 17 1)编程器件 2)验证电路 3)下载 四、实验总结 20 五、实验心得..............................................................................................................21 六、参考文献 21 一、概述 1、PLD/FPGA 结构与原理 1)PLD/FPGA原理: PLD是可编程逻辑器件(Programable Logic Device)的简称,FPGA是现场可编程门阵列(Field Programable Gate Array)的简称,两者的功能基本相同,只是实现原理略有不同,所以我们有时可以忽略这两者的区别,统称为可编程逻辑器件或PLD/FPGA。 FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个新概念,内部包括可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Input Output Block)和内部连线(Interconnect)三个部分。FPGA的基本特点主要有: 采用FPGA设计ASIC电路,用户不需要投片生产,就能得到合用的芯片。 FPGA可做其它全定制或半定制ASIC电路的中试样片。 FPGA内部有丰富的触发器和I/O引脚。 FPGA是ASIC电路中设计周期最短、开发费用最低、风险最小的器件之一。 FPGA采用高速CHMOS工艺,功耗低,可以与CMOS、TTL电平兼容。   可以说,FPGA芯片是小批量系统提高系统集成度、可靠性的最佳选择之一。   FPGA是由存放在片内RAM中的程序来设置其工作状态的,因此,工作时需要对片内的RAM进行编程。用户可以根据不同的配置模式,采用不同的编程方式。 加电时,FPGA芯片将EPROM中数据读入片内编程RAM中,配置完成后,FPGA进入工作状态。掉电后,FPGA恢复成白片,内部逻辑关系消失,因此,FPGA能够反复使用。FPGA的编程无须专用的FPGA编程器,只须用通用的EPROM、PROM编程器即可。当需要修改FPGA功能时,只需换一片EPROM即可。这样,同一片FPGA,不同的编程数据,可以产生不同的电路功能。因此,FPGA的使用非常灵活。 2)查找表(Look-Up-Table)的原理与结构 查找表(Look-Up-Table)简称为LUT,LUT本质上就是一个RAM。 目前FPGA中多使用4输入的LUT,所以每一个LUT可以看成一个有4位地址线的16x1的RAM。 当用户通过原理图或HDL语言描述了一个逻辑电路以后,PLD/FPGA开发软件会自动计算逻辑电路的所有可能的结果,并把结果事先写入RAM,这样,每输入一个信号进行逻辑运算就等于输入一个地址进行查表,找出地址对应的内容,然后输出即可。 2、开发软件与芯片 1)开发软件 许多PLD公司都提供免费试用版或演示版,如: Altera公司提供的 QuartusII (web版),Xilinx 公司提供的免费软件ISE WebPack, Lattice 提供的isplever Base版下载,Actel等公司也都有类似的免费软件提供。 本次实验中,使用的软件为Xilinx公司提供

文档评论(0)

xuefei111 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档