- 1、本文档共81页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
上讲主要内容回顾:任务4 1、FPGA结构与工作原理 (1)FPGA查找表单元 (2)FLEX10K系列器件 FLEX 10K内部结构: 1) 逻辑单元LE 2) 逻辑阵列LAB 3) 快速通道(FastTrack) 4) I/O单元与专用输入端口 5) 嵌入式阵列块EAB 2、FPGA/CPLD测试技术 (1)内部逻辑测试 (2)JTAG边界扫描测试 (3)嵌入式逻辑分析仪 任务5:基于原理图实现的基本门电路设计 操作演示基本门电路设计: 与门、非门、与非门、异或门等 操作演示基本74系列电路设计: 7493 74390 74154 74374 74248 任务6:基于原理图实现的1位全加器设计 1位全加器原理图方式设计方法: (1)为本项工程设计建立文件夹 (2)输入设计项目和存盘 (3)将设计项目设置成工程文件(PROJECT) (4)选择目标器件并编译 (5)时序仿真 (6)引脚锁定 (7)编程下载 (8)设计顶层文件 (9)补充说明 本章主要内容: 1、原理图方式设计方法 (1)为本项工程设计建立文件夹(2)输入设计项目和存盘 (3)将设计项目设置成工程文件(PROJECT) (4)选择目标器件并编译 (5)时序仿真(6)引脚锁定(7)编程下载 (8)设计顶层文件 (9)补充说明 2、 (1)设计有时钟使能的两位十进制计数器 1) 设计电路原理图。 用74390设计一个有时钟使能的两位十进制计数 2) 计数器电路实现 3) 波形仿真 (2) 频率计主结构电路设计 (3)测频时序控制电路设计 (4)频率计顶层电路设计 知识延伸: 1、原理图输入设计8位全加器 2、设计有时钟使能的1位十进制计数器 知识梳理与总结: 任务5 基于原理图实现的基本门电路设计 任务6 基于原理图实现的1位全加器设计 1位全加器原理图方式设计方法: (1)为本项工程设计建立文件夹 (2)输入设计项目和存盘 (3)将设计项目设置成工程文件(PROJECT) (4)选择目标器件并编译 (5)时序仿真 (6)引脚锁定 (7)编程下载 (8)设计顶层文件 (9)补充说明 任务7 设计频率计 1、设计有时钟使能的两位十进制计数器 1) 设计电路原理图。 用74390设计一个有时钟使能的两位十进制计数器 2) 计数器电路实现 3) 波形仿真 2、频率计主结构电路设计 3、测频时序控制电路设计 4、频率计顶层电路设计 本讲主要内容: 1、参数可设置LPM兆功能块 (1) 基于LPM_COUNTER的数控分频器设计 数控分频器电路原理图 (2)基于LPM_ROM的4位乘法器设计 用LPM_ROM设计的 4位乘法器原理图 1)用文本编辑器编辑mif文件 2) 用初始化存储器编辑窗口编辑mif文件 2、波形输入设计方法 (1) 打开wdf波形文件编辑器 (2) 输入待设计电路的信号名 (3) 输入信号名及其端口属性 (4) 输出时序信号设置 3、用原理图法设计较复杂数字系统 任务8基于LPM_COUNTER的数控分频器设计 知识梳理与总结: 任务7 设计频率计 1、设计有时钟使能的两位十进制计数器 1) 设计电路原理图。 用74390设计一个有时钟使能的两位十进制计数器 2) 计数器电路实现 3) 波形仿真 2、频率计主结构电路设计 3、测频时序控制电路设计 4、频率计顶层电路设计 任务8 基于LPM_COUNTER的数控分频器设计 6.3 参数可设置LPM兆功能块 6.3.1 基于LPM_COUNTER的数控分频器设计 图6-42 数控分频器电路原理图 当d[3..0]=12(即16进制数:C)时的工作波形。 图6-43 数控分频器工作波形 6.3.2 基于LPM_ROM的4位乘法器设计 图6-44 用LPM_ROM设计的 4位乘法器原理图 (1) 用文本编辑器编辑mif文件 图6-46 LPM_ROM构成的乘法器仿真波形 图6-45 LPM_ROM参数设置窗口 (2) 用初始化存储器编辑窗口编辑mif文件 图6-47 在Initialize Memory窗口中编辑乘法表地址/数据 6.4 波形输入设计方法 图6-48 待设计电路的预设输入输出波形 图6-49 打开wdf波形文件编辑器 图6-50 输入待设计电路的信号名 图6-51 输入信号名及其端口属性 图6-52 输出时序信号设置 步骤6:引脚锁定 选择引脚 锁定选项 引脚窗 此处输入 信号名 此处输入 引脚名 按键 “ADD”即可
文档评论(0)