第四章组合逻辑电路.pptVIP

  • 64
  • 0
  • 约1.26万字
  • 约 51页
  • 2017-06-10 发布于北京
  • 举报
第四章 组合逻辑电路 一、组合逻辑电路的特点 从功能上 从电路结构上 本章小结 解: 例 ③对照74HC151输出表达式,求Di ①写出最小项表达式 ②选用8选1数据选择器74HC151,当S′=0时,令A2=A、A1=B 、A0=C,代入上式得: 比较Z和Y,得: ④画连线图 另解: ①写出最小项表达式 ②选用双4选1数据选择器74HC153其中的一半,S1′=0时,令A1=A、A0=B,代入上式得: ③对照74HC153输出表达式,求Di 可得: D10=C′D11=C D12=C D13=C ④画连线图 例:分析下图电路逻辑功能 解:∵S1′=S2′=0 ∴74HC153正常工作,且A1=A,A0=B 全加器电路 和 进位 (1)半加器: 半加运算不考虑从低位来的进位 A---加数;B---被加数;S---本位和;Co---进位。 真值表 1位加法器 4.3.4 加法器 逻辑图 逻辑符号 2个输入端 2个输出端 (2)全加器: A---加数 B---被加数 Ci---低位的进位 S---本位和 Co---进位 逻辑状态表 相加过程中,既考虑加数、被加数又考虑低位的进位。 双全加器74LS183 3个输入端 2个输出端 (1)串行进位加法器 用全加器实现4位二进制数相加。 低位全加器进位输出 高位全加器进位输 入 CI0=0 和 进位 多位加法

文档评论(0)

1亿VIP精品文档

相关文档