【2017年整理】4存储系统机制及存储器接口(书).pptVIP

【2017年整理】4存储系统机制及存储器接口(书).ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【2017年整理】4存储系统机制及存储器接口(书)

嵌入式系统原理及接口技术 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 4 存储系统机制及存储器接口 存储器是嵌入式系统中的主要硬件部件,用于存储指令码及相关的数据。 目前有许多嵌入式CPU芯片内部集成有一定容量的易失性及易失性的存储器。但也有需要扩展外部存储器芯片的。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 总线 总线是把微处理器与存储器、I/O端口及设备相连接的信息通道,但总线并不仅仅指的是一束信号线,而应包含相应的通信协议和规则。 在嵌入式系统中,按照使用场合的不同,我们可以把总线分成: (1)片上总线 (2)板级总线 (3)系统级总线 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 片上总线即是微处理器芯片内部的总线,典型的如ARM公司提出的AMBA总线。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. AMBA是Advanced Microcontroller Bus Architecture的缩写,是一种开放的,用于高性能嵌入式系统中的总线规范。 AMBA总线规范2.0版本中包含了4个部分:AHB、ASB、APB和Test Methodology。其中: ①AHB是Advanced High Performace Bus的缩写,用于芯片内高性能系统模块连接的总线,支持突发模式数据传输和事务处理。 ②ASB是Advanced System Bus的缩写,也是用于芯片内高性能系统模块的连接,支持突发模式数据传输。这是早期的系统总线格式,现在由AHB取代。 ③APB是Advanced PeriPheral Bus的缩写,是用于芯片内较低性能的I/O部件或模块的连接,一般是作为ARM系列微处理器芯片中二级总线用。 ④Test Methodology是AMBA总线规范中所制定的测试方法。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 板级总线是指板卡中芯片与芯片之间、或者板卡与板卡之间的连接总线。典型的如PC-104总线、PCI总线等。 但是,嵌入式系统由于受到应用条件的约束,特别是体积方面的约束,因此,在构建板级目标系统时,往往并未采用标准化的总线,而是直接完成芯片与芯片引脚间的连接。 嵌入式系统的板级目标系统硬件平台设计时,主要完成的任务是把微处理器芯片与其它芯片进行有机的连接。 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. 嵌入式系统的板级目标系统硬件平台设计时,主要完成的任务是把微处理器芯片与其它芯片进行有机的连接。 S3C2440芯片FBGA封装中的289条引脚中,按功能分成以下几类: (1)地址类信号引脚: ADDR0~ADDR26和nGCS0~nGCS7 (2)数据类信号引脚: DATA0~DATA31 Evaluation only. Created with Aspose.Slides for .NET 3.5 Client Profile 5.2.0.0. Copyright 2004-2011 Aspose Pty Ltd. (3)控制类信号引脚 又可以分成几个子类: 1、总线控制信号 · OM1、OM0:这2根信号线是S3C2440的模式选择信号引脚,用来确定芯片的模式以及数据线的宽度。·nWE(输出引脚):写使能信号引脚,用来指示当前总线周期为写周期。 · nOE:读使能信号引脚,用来指示当前总线周期为读周期。 ·

文档评论(0)

junzilan11 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档