【2017年整理】3讲、电路设计风格.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
【2017年整理】3讲、电路设计风格

电路设计风格;一、MOS管分类及特性;MOS管的开关特性 ;二、 Static complementary CMOS 静态CMOS互补逻辑;反相器;1、上拉网络: PMOS (PMOS衬底:总是接VDD) 下拉网络: NMOS (NMOS衬底:总是接GND) 2、 逻辑功能: 1)NMOS :串联 --- 与 并联 --- 或 2) PMOS :串联 --- 或 并联 --- 与 3)最后输 出:取“非”; 与非门;与或非门 AOI;或与非门 OAI;异或/同或逻辑 ;异或电路的实现;用与或非门实现 “异或” “同或”功能 ; ;VDD;3) n-type switch高电平有阈值损失;级联时应注意;用传输管逻辑设计电路;2) 传输管实现的与门;问题:传输管逻辑能产生非逻辑吗?;异或门;多路选择器(MUX--Multiplexer );传输门逻辑;(C) CMOS型    ;四、差分级联电压开关逻辑;DCVSL = differential cascode voltage switch logic (差分级联电压开关逻辑??? 属于Static logic. 延时小 (Uses latch to compute output quickly). 双轨逻辑(Requires true/complement inputs, produces true/complement outputs).;1、DCVS structure;2 、buffer/inverter;4、异或/同或门;5、AO/AOI;6 基于DCVSL的与或/与或非门;7、特点;五、互补传输(CPL)逻辑;2、CPL属于静态门类型,因为定义为输出的节点总是通过一个低阻路径连到VDD或GND。 3、CPL的设计具有模块化的特点。他们都采取完全相同的拓扑结构。只是输入的排列不同。这使得这类单元库的设计非常简单。较复杂的门可以通过串联标准的传输管模块来构成。;互补传输逻辑;互补传输逻辑;四输入与门;六、Domino logic;1. Domino gate structure;Out;3. Cascading Dynamic Gates;In1;Why Domino?;4、Properties of Domino Logic;作业

文档评论(0)

liangyuehong + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档