触发器和时序电路剖析.pptVIP

  • 3
  • 0
  • 约9.57千字
  • 约 78页
  • 2017-06-10 发布于湖北
  • 举报
触发器和时序电路剖析

电 工 学 9.1双稳态触发器 9.1.1 基本R-S 触发器 9.1.3 主从JK触发器 9.1.5 触发器逻辑功能的转换 9.2 时序逻辑电路分析 9.4 计数器 9.4.1 二进制计数器 四位二进制同步加法计数器级间连接的逻辑关系 例:分析图示逻辑电路的逻辑功能,说明其用处。 设初始状态为“000”。 2.列写状态转换表,分析其状态转换过程 9.4.2 十进制计数器 二 进 制 数 Q2 Q1 Q0 0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 1 6 1 1 0 7 1 1 1 8 0 0 0 脉冲数 (CP) 二进制加法计数器状态表 从状态表可看出: 最低位触发器F0每来一个脉冲就翻转一次; F1:当Q0=1时,再来一个脉冲则翻转一次; F2:当Q0=Q1= 1时,再来一个脉冲则翻转一次

文档评论(0)

1亿VIP精品文档

相关文档