第四章 主存储器.ppt

  1. 1、本文档共55页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第四章主存储器整理ppt

第4章 主存储器 4.1 主存储器处于全机中心地位 4.2 主存储器分类 4.3 主存储器的主要技术指标 4.4 主存储器的基本操作 4.5 读/写存储器(即随机存储器(RAM)) 4.6 非易失性半导体存储器 4.7 DRAM的研制与开发 4.8 半导体存储器的组成与控制 4.9 多体交叉存储器 习题 4.1 主存储器处于全机中心地位 现代计算机主存储器处于全机中心地位,原因是: (1) 当前计算机正在执行的程序和数据(除了暂存于CPU寄存器以外的所有原始数据、中间结果和最后结果)均存放在存储器中。CPU直接从存储器取指令或存取数据。 (2) 计算机系统中I/O设备增多,数据传送速度加快,因此采用了直接存储器存取(DMA)技术和I/O通道技术,在存储器与I/O系统之间直接传送数据。 (3) 共享存储器的多处理机的出现,利用存储器存放共享数据,并实现处理机之间的通信,更加强了存储器作为全机中心的作用。 现在计算机中还设有辅存或外存,用来存放主存的副本和当前不在运行的程序和数据。在程序执行过程中,每条指令所需的数据及取下一条指令的操作都不能直接访问辅助存储器。 由于中央处理器是高速器件,而主存的读写速度则慢得多,不少指令的执行速度与主存储器技术的发展密切相关。 4.2 主存储器分类 能用来作为存储器的器件和介质,除了其基本存储单元有两个稳定的物理状态来存储二进制信息以外,还必须满足一些技术上的要求。价格也是一个很重要的因素。 主存储器的类型: (1) 随机存储器(random access memory,简称RAM) 又称读写存储器,指通过指令可以随机地、个别地对存储单元进行访问,一般访问所需时间基本固定,而与存储单元地址无关。 (2) 只读存储器(read\|only memory,简称ROM) 是一种对其内容只能读不能写入的存储器,在制造芯片时预先写入内容。它通常用来存放固定不变的程序、汉字字型库、字符及图形符号等。由于它和读写存储器分享主存储器的同一个地址空间,故仍属于主存储器的一部分。 (3) 可编程序的只读存储器(programmable ROM,简称PROM) 一次性写入的存储器,写入后,只能读出其内容,而不能再进行修改。 (4) 可擦除可编程序只读存储器(erasable PROM,简称EPROM) 可用紫外线擦除其内容的PROM,擦除后可再次写入。 (5) 可用电擦除的可编程只读存储器(electrically EPROM,简称E2PROM) 可用电改写其内容的存储器,近年来发展起来的快擦型存储器(flash memory)具有E2PROM的特点。 上述各种存储器,除了RAM以外,即使停电,仍能保持其内容,称之为“非易失性存储器”,而RAM为“易失性存储器”。 4.3 主存储器的主要技术指标 主存储器的主要性能指标为主存容量、存储器存取时间和存储周期时间。 计算机可寻址的最小信息单位是一个存储字。 一个存储字所包括的二进制位数称为字长。 存储器的速度 存储器存取时间(memory access time)又称存储器访问时间,是指从启动一次存储器操作到完成该操作所经历的时间。 存储周期(memory cycle time)指连续启动两次独立的存储器操作(例如连续两次读操作)所需间隔的最小时间。(存储周期略大于存取时间) 4.4 主存储器的基本操作 主存储器用来暂时存储CPU正在使用的指令和数据,它和CPU的关系最为密切。 主存储器和CPU的连接是由总线支持的。总线包括数据总线、地址总线和控制总线。 CPU通过使用AR(地址寄存器)和DR(数码寄存器)和主存进行数据传送。控制总线包括控制数据传送的读(read)、写(write)和表示存储器功能完成的(ready)控制线。 图4.1 主存储器与CPU的联系 “读”操作 CPU需要把信息字的地址送到AR,经地址总线送往主存储器。同时,CPU应用控制线(read)发一个“读”请求。 此后,CPU等待从主存储器发来的回答信号,通知CPU“读”操作完成。主存储器通过ready线做出回答,若ready信号为“1”,说明存储字的内容已经读出,并放在数据总线上,送入DR。这时,“取”数操作完成。 “写”操作 CPU先将信息字在主存中的地址经AR送地址总线,并将信息字送DR。同时,发出“写”命令。 此后,CPU等待写操作完成信号。主存储器从数据总线接收到信息字并按地址总线指定的地址存储,然后经ready控制线发回存储器操作完成信号。这时,“存”数操作完成。 从以上讨论可见,CPU与主存之间采取异步工作方式,以ready信号表示一次访存操作的结束。 4.5 读/

文档评论(0)

zyzsaa + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档