网站大量收购独家精品文档,联系QQ:2885784924

基本数字电路理.ppt

  1. 1、本文档共88页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基本数字电路理

数字电路基础及应用;基本逻辑运算及其符号;复合逻辑运算与常用逻辑门;复合逻辑运算与常用逻辑门;复合逻辑运算与常用逻辑门;逻辑代数的基本公式;逻辑函数的描述方法及其相互转换;二、 集成门电路;  在数字电路中,三极管作为开关元件,主要工作在饱和和截止两种开关状态,放大区只是极短暂的过渡状态。;(1) 截止状态 ;(2)饱和状态;TTL反相器;当输入低电平时uI=0.3V, VT1饱和导通, uB1=0.3V+0.7V=1V, VT2和VT4均截止, VT3和VD导通, 输出高电平 uO =VCC -UBE3-UD ≈5V-0.7V-0.7V=3.6V;输入高电平时 uI=3.6V, VT1处于倒置工作状态, 集电结正偏, 发射结反偏, uB1=0.7V×3=2.1V, VT2和VT4饱和导通, VT3和VD截止, 输出为低电平uO=0.3V。;虚框内为TTL反相器的部分内部电路 ;电压传输特性:输出电压uO与输入电压uI关系曲线。;输出特性曲线;(2) 输出低电平时的输出特性; 指电路能驱动同类门电路的数目,用来衡量电路的带负载能力。 ; (1)电路结构:输出级是集电极开路的,可实现线与。 ;(1) OC门的输出端可以并联,实现线与功能。 RL为外接负载电阻。;(2)用OC门实现电平转换;当关门时,VT3截止,由电源E通过上拉电阻提供UOH=E。 当开门时,VT3饱和,输出低电平UOL=0.3V; OC门必须外接电源和负载电阻,才能提供高电平输出信号!!;设:有n个OC与非门线与之后,驱动m个普通非门电路。;(a)最糟糕情况:只有一个oc门开门;(a)最安全情况:所有oc门都关门;控制端高电平有效的三态门;耽树杭旭玉攘锌隶庚热看眷曲讯枯吟盎钓拽慢克垂睡简匡廖续恩绅浇伦路基本数字电路理基本数字电路理;CMOS反相器 ;CMOS反相器的工作原理;CMOS反相器 ;   C和C是一对互补的控制信号。   由于VTP和VTN在结构上对称,所以图中的输入和输出端可以互换,又称双向开关。;系列;数字集成电路电压参数;数字集成电路驱动能力参数;普通LED驱动;CMOS门电路和TTL门电路的使用知识;TTL门电路的使用知识 ; (1) 在每一块插板的电源线上,并接10~100μF的低频去耦电容和0.01~0.047μF的高频去耦电容,以防止TTL电路的动态尖峰电流产生的干扰。 (2) 整机装置应有良好的接地系统。;CMOS门驱动TTL门; ;休息一下!!;三、组合逻辑器件;编码器、译码器; ;二-十进制编码器(以BCD编码最常用);译码器 ;二-十进制译码器;显示译码器;LED数码管;(a) 共阳极连接; (b) 共阴极连接;集成显示译码器;74LS49的功能表;74LS48的功能表; 用七段显示译码器74LS49驱动共阴型LED数码管的实用电路。;74LS47的功能表;  七段显示译码器74LS47驱动共阳型LED数码管的实用电路。;CD4511的封装及功能表;数据选择器; 数据分配器;四、触发器;JK型触发器 ;D型触发器 ;五、时序逻辑器件;计数器;部分常用MSI计数器的型号及基本特性;集成同步计数器;二-八-十六进制计数器 二-五-十进制计数器;CC4060;任意进制计数器的获得;D可随意;用74290构成100进制(2位十进制)计数器;用74290构成60进制(6×10)计数器;六、555定时器;电容C充电 τ充=0.7( R1+R2)C ;占空比可调的多谐振荡器 ;在CO端加上控制电压,则可以改变电路的UT+和UT-。 ;构成单稳态触发器 ;;七、AD/DA转换;1.分辨率:指A/D转换器输出数字量的最低位变化一个数码时,对应输入模拟量的变化量。通常以ADC输出数字量的位数表示,位数越多,量化单位就越小,对输入信号的分辨能力也就越高。 例如,输入模拟电压满量程为10V,若用8位ADC转换时,其分辨率为10V/28=39mV,10位的ADC是9.76mV,而12位的ADC为2.44mV。 2. 转换误差 3.转换速度:双积分ADC转换时间在几十毫秒至几百毫秒之间; 逐次比较型ADC的转换时间大都在10~100μs之间; 并行比较型ADC的转换时间可达10ns ;ADC0804的主要功能及参数;UIN+、UIN-:模拟信号输入端,可接收单极性、双极性和差模输入信号。 UREF:基准电压输入端。 CLK:时钟信号输入端。 CLKR:内部时钟发生器外接电阻端,与CLK端配合可由芯片产生时钟脉冲。 ;  D/A转换器的基本指导思想:将数字量按权展开相加,即得到与数字量成正比的模拟量。;① DAC的转换精度。 DAC的位数(理论精度)和转换误差两个方

文档评论(0)

dmdt5055 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档