计算机组成原理简教程.docVIP

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
问答: 什么是大小端对齐 Little-Endian就是低位字节排放在内存的低地址端,高位字节排放在内存的高地址端。 Big-Endian就是高位字节排放在内存的低地址端,低位字节排放在内存的高地址端。 存储系统的Cache—主存级和主存—辅存级都用到程序访问的局部性原理。 对Cache—主存级而言,把CPU最近期执行的程序放在容量较小、速度较高的Cache中。对主存—辅存级而言,把程序中访问频度高、比较活跃的部分放在主存中,这样既提高了访存的速度又扩大了存储器的容量。 指令和数据都存于存储器中,从时间和地址个角度说明2种方法: 通过不同的时间段来区分指令和数据,即在取指令阶段(或取指微程序)取出的为指令,在执行指令阶段(或相应微程序)取出的即为数据。 通过地址来源区分,由PC提供存储单元地址的取出的是指令,由指令地址码部分提供存储单元地址的取出的是操作数。 除了采用高速芯片外,从计算机的各个子系统的角度分析,指出6种以上提高整机速度的措施。. 解:常用的I/O编址方式有两种: I/O与内存统一编址和I/O独立编址? ? 特点:I/O与内存统一编址方式的I/O地址采用与主存单元地址完全一样格式,I/O设备和主存占用同一个地址空间,CPU可像访问主存一样访问I/O设备,不需要安排专门的I/O指令。? ? I/O独立编址方式时机器为I/O设备专门安排一套完全不同于主存地址格式的地址编码,此时I/O地址与主存地址是两个独立的空间,CPU需要通过专门的I/O指令来访问I/O地址空间。 指令周期是完成一条指令所需的时间。包括取指令、分析指令和执行指令所需的全部时间。 机器周期也称为CPU周期,是指被确定为指令执行过程中的归一化基准时间,通常等于取指时间(或访存时间)。 时钟周期是时钟频率的倒数,也可称为节拍脉冲或T周期,是处理操作的最基本单位。 一个指令周期由若干个机器周期组成,每个机器周期又由若干个时钟周期组成。- 简要说明CPU与I/O之间传递信息可采用哪几种联络方式?它们分别用于什么场合?答: CPU与I/O之间传递信息常采用三种联络方式:直接控制(立即响应)、 同步、异步。 适用场合分别为:直接控制适用于结构极简单、速度极慢的I/O设备,CPU直接控制外设处于某种状态而无须联络信号。同步方式采用统一的时标进行联络,适用于CPU与I/O速度差不大,近距离传送的场合。异步方式采用应答机制进行联络,适用于CPU与I/O速度差较大、远距离传送的场合。: PC--MAR 1--R M(MAR)--MDR MDR-IR OP(IR)--CU (PC)+1--PC 写出存数指令全部微操作: Ad(IR)--MAR 1--W ACC--MDR MDR-M(MAR) 加法指令全部微操作 Ad(IR)--MAR 1--R M(MAR)--MDR (ACC)+(MDR)--ACC 在什么条件下,I/O设备可以向CPU提出中断请求? 解:I/O设备向CPU提出中断请求的条件是:I/O接口中的设备工作完成状态为1(D=1),中断屏蔽码为0 (MASK=0),且CPU查询中断时,中断请求触发器状态为1(INTR=1 简述中断的流程。 (1)中断源未被屏蔽、完成工作情况下提出中断请求 (2 )各种中断请求根据优先级进行排队 (3) CPU开中断情况下、且指令周期结束响应中断请求 (4) CPU执行中断隐指令(保护硬件现场、关中断,根据中断向量找到中断服务程序入口地址),执行服务程序 (5) 中断服务程序中保护软件现场,(如果是多重中断,则开中断),执行相应的服务,返回前需要恢复软件现场。 (6) 中断返回指令恢复硬件现场。 什么是快速缓冲存储器,它与主存有什么关系? 答:快速缓冲存储器是为了提高访存速度,在CPU和主存之间增设的高速存储器,它对用户是透明的。只要将CPU最近需用的信息从主存调入缓存,这样CPU每次只需访问快速缓存就可达到访问主存的目的,从而提高了访存速度。主存的信息调入缓存要根据一定的算法,由CPU自动完成。凡是主存和缓存已建立了对应关系的存储单元,它们的内容必须保持一致,故凡写入缓存的信息也必须写至与缓存单元对应的主存单元中。 什么是中断隐指令有哪些功能 解中断隐指令:CPU响应中断之后,经过某些操作,转去执行中断服务程序。这些操作是由硬件直接实现的功能这些操作包括:(1)保存断点 (2) 暂不允许中断 (3) 引出中断服务程 什么是单重中断,什么是多重中断? 实现多重中断的条件是: 提前开中断,即在中断服务程序中保护好软件现场后就将中断允许触发器设置为1。 实现单重中断的条件是:在中断服务结束才开中断,将中断允许触发器设置为1。 计算题: 5.按机器补码浮点运算步骤

文档评论(0)

502992 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档