- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2.1内部结构资料
第二章 89C51单片机硬件结构和原理 2.1 89C51单片机芯片内部结构及特点 89C51单片机结构框图 89C51 CPU 振荡器和时序 OSC 64KB 总线 扩展控制器 数据存储器 256B RAM/SFR 2×16位 定时器/计数器 可编程I/O 程序存储器 4KBROM 可编程全双工 串行口 外中断 内中断 控制 并行口 串行通信 外部时钟源 外部事件计数输入 DBUS 在一小块芯片上,集成了一个微型计算机的各个组成部分,即89C51单片机芯片内包括: 2.1 89C51单片机芯片内部结构及特点 一、基本组成 一个8位的微处理器CPU 片内数据存储器 ( 256BRAM ) 用以存放可以读/写的数据,如运算中间结果,最终结果及显示数据等 片内程序存储器 (4KB Flash ROM ) 用以存放程序、一些原始数据和表格 2.1 89C51单片机芯片内部结构及特点 一、基本组成 四个8位并行I/O(输入/输出)接口 P0~P3 每个口可以用作输入,也可以用作输出 两个16位定时/计数器 每个定时/计数器都可以设置成计数方式,用以对外部事件进行计数,也可以设置成定时方式,并可以根据计数或定时的结果实现计算机控制。 五个中断源、两个中断优先级的中断控制系统 2.1 89C51单片机芯片内部结构及特点 一、基本组成 一个全双工UART的串行I/O口 可实现单片机与单片机或其它微机之间串行通信。 片内振荡器和时钟产生电路 但需外接晶振和电容,最高允许振荡频率为24MHz 节电方式 即休闲方式及掉电方式 以上各个部分通过片内8位数据总线(DBUS)相连接 2.1 89C51单片机芯片内部结构及特点 二、内部结构 中央处理器(CPU) 存储器 I/O接口 运算器 控制器 8位的ALU 8位累加器ACC 8位程序状态寄存器PSW 8位寄存器B 布尔处理器 2个8位暂存器 程序计数器PC 指令寄存器IR 指令译码器ID 振荡器和定时电路 程序存储器ROM 数据存储器RAM 89C51单片机 内部结构图 P0驱动器 P2驱动器 P0锁存器 P2锁存器 RAM地址寄存器 128B RAM 4KB Flash ROM B寄存器 暂存器1 暂存器2 ACC SP 程序地址寄存器 缓冲器 PC增1 PC DPTR 中断、串行口和定时器 PSW P1锁存器 P1驱动器 P3锁存器 P3驱动器 定时控制 指令寄存器 指令译码器 OSC ALU P0.0-P0.7 P2.0-P2.7 P3.0-P3.7 P1.0-P1.7 XTAL1 XTAL2 PSEN ALE EA RET 中央处理单元(CPU) 2.1 89C51单片机芯片内部结构及特点 二、内部结构 1)运算器 CPU是单片机的核心,是单片机的控制和指挥中心。 运算器 控制器 运算器包括一个可进行8位算术运算和逻辑运算的单元ALU,8位的暂存器1(TMP1)、2(TMP2),8位的累加器ACC,寄存器B和程序状态寄存器PSW等。 中央处理单元(CPU) 2.1 89C51单片机芯片内部结构及特点 1)运算器 ◆ ALU--8位算术运算和逻辑运算单元 可对4位、8位和16位数据进行操作,能做加、减、乘、除、加1、减1、BCD数十进制调整及比较等算术运算和“与”、“或”、“异或”、“求补”及其“循环移位”等逻辑操作。 算术运算: + - × / 逻辑运算: ∧ ∨ ⊕ 中央处理单元(CPU) 2.1 89C51单片机芯片内部结构及特点 1)运算器 ◆ ACC--8位累加器A 经常作为一个运算数经暂存器2进入ALU的输入端,与另一个来自暂存器1的运算数进行运算,运算结果又送回ACC。 3 + 5 = ? MOV A, #3 ; A = 3 ADD A, #5 ; A = 3 + 5 中央处理单元(CPU) 2.1 89C51单片机芯片内部结构及特点 1)运算器 ◆ B-- 8位寄存器 在乘、除运算时,用来存放一个操作数,也用来存放运算后的一部分结果;如不做乘、除运算,作为通用寄存器使用。 3 × 5 = ? MOV A, #3 ; A = 3 MOV B, #5 ; B = 5 MUL AB ; BA←A×B 中央处理单元(CPU) 2.1 89C51单片机芯片内部结构及特点 1)运算器 ◆ PSW -- 8位程序状态寄存器 用于指示指令执行后的状态信息,相当于一般微处理器的标志寄存器。PSW各位状态供程序查询和判别用。 ◆ 布尔处理器 ◆ 2个8位暂存器 以PSW中的CY为其累加器,专门用于处理位操作的。 ALU的两个入口处。 中央处理单元(C
您可能关注的文档
最近下载
- 建筑工程图集 99S203、99(03)S203:消防水泵接合器安装.pdf VIP
- 在2025年区庆祝第41个教师节暨表彰大会上的讲话.docx VIP
- 人教版四年级数学《上册全册》全套精品教学课件小学优秀课堂课件.pptx VIP
- 水库生态养殖可行报告.docx
- 隧道巡检机器人研发项目可行性研究报告.docx VIP
- 教科版(2024)小学科学一年级上册(全册)教案及反思(含目录).docx VIP
- 景观绿化工程施工设计方案.docx VIP
- 建筑结构与选型课程设计.docx VIP
- 建筑结构选型课程设计.docx VIP
- 安徽省庐巢七校联考2022-2023学年高二下学期3月期中英语试卷(含答案).pdf VIP
文档评论(0)