- 1、本文档共18页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
十二进制计器
郑州科技学院
《数字电子技术》课程设计
题 目 十二进制计数器
学生姓名 丁洪宝
专业班级 电科一班
学 号 201031018
院 (系) 电气工程学院
指导教师 袁玉霞
完成时间 2013年03月15日
目 录
TOC \o 1-2 \h \z \u HYPERLINK \l _Toc351645617 1 实验概述 PAGEREF _Toc351645617 \h 1
HYPERLINK \l _Toc351645618 1.1 计数器设计目的 PAGEREF _Toc351645618 \h 2
HYPERLINK \l _Toc351645619 1.2 计数器设计组成 PAGEREF _Toc351645619 \h 2
HYPERLINK \l _Toc351645620 2 十二进制计数器设计描述 PAGEREF _Toc351645620 \h 2
HYPERLINK \l _Toc351645621 2.1 设计原理 PAGEREF _Toc351645621 \h 2
HYPERLINK \l _Toc351645622 2.2 设计的思路 PAGEREF _Toc351645622 \h 3
HYPERLINK \l _Toc351645623 2.3 设计的实现 PAGEREF _Toc351645623 \h 4
HYPERLINK \l _Toc351645624 3 十二进制计数器的设计与仿真 PAGEREF _Toc351645624 \h 5
HYPERLINK \l _Toc351645625 3.1 基本电路分析设计 PAGEREF _Toc351645625 \h 5
HYPERLINK \l _Toc351645626 3.2 计数器电路的仿真 PAGEREF _Toc351645626 \h 8
HYPERLINK \l _Toc351645627 4 总结 PAGEREF _Toc351645627 \h 9
HYPERLINK \l _Toc351645628 参考文献 PAGEREF _Toc351645628 \h 11
HYPERLINK \l _Toc351645629 附录1:实验电路图 PAGEREF _Toc351645629 \h 12
HYPERLINK \l _Toc351645630 附录2:元器件清单 PAGEREF _Toc351645630 \h 13
1 实验简述
计数器是一个用以实现计数功能的时序部件,它不仅可用来及脉冲数,还常用作数子系统的定时、分频和执行数字运算以及其它特定的逻辑功能。
??? 计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器、十进制计数器和任意进制计数器。根据计数器的增减趋势,又分为加法、减法和可逆计数器。还有可预制数和可变程序功能计数器等等。目前,无论是TTL还是CMOS集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能和工作波形图以及引出端的排列,就能正确运用这些器件。
计数器在现代社会中用途中十分广泛,在工业生产、各种和记数有关电子产品。如定时器,报警器、时钟电路中都有广泛用途。在配合各种显示器件的情况下实现实时监控,扩展更多功能。
1.1 计数器设计目的
每隔1s,计数器增1;能以数字形式显示时间。
熟练掌握计数器的各个部分的结构。
计数器间的级联。
不同芯片也可实现十二进制。
1.2 计数器设计组成
用两个74LS160芯片和一个与非门实现。
当定时器递增到12时,定时器会自动返回到01显示,然后继续计时。
本设计主要设备是两个74LS160同步十进制计数器,并且由200HZ,5V电源供给。作高位芯片与作低芯片位之间级联。
2 十二进制计数器设计描述
2.1 设计原理
74LS160是十进制计数器,要实现十二进制计数器必须用两片实现级联,把各位芯片预置1,当数码管显示9时,个位芯片开始进位即B端为0C端为1,经过与非门输出高电平,十位芯片开始工作,十位芯片由0变为1,此时十位芯片A端为1个位芯片B 端为0C端为0,经过与或门输出0,十位芯片处于维持状态,当个位芯片显示2时,个位芯片B 端为1十器位芯片A端为1,经过与非门输出0
2.2 设计的思路
芯片介绍:74LS160为加减可逆十进制计数器,CPU端是加计数器时钟信号,CPD是减计数时钟信号RD=1 时无论时钟脉冲状态如何,直接完成清零
您可能关注的文档
最近下载
- 教科版(2025秋)四年级科学下册总复习之连线题(含答案) .pdf VIP
- 2025年机修钳工(高级技师)职业技能鉴定理论考试题库资料(含答案).pdf
- 三字经全文带拼音完整版 打印版.pdf VIP
- 科教版小学科学四年级下册期末复习专项训练题04——连线题(含答案+详细解析).docx VIP
- 江苏省苏北四市(徐州、宿迁、淮安、连云港) 2025届高三第一次调研测试思想政治试题(含答案).pdf VIP
- 消防员心理培训课件.pptx VIP
- 2024年高考政治真题汇编《哲学与文化》.docx
- 风力发电场生态保护及恢复技术规范-DB21.PDF
- 诊断学-脊柱与四肢体格检查.ppt
- 耕地土壤环境质量类别划分技术规范.pdf VIP
文档评论(0)