基于FPGA的静止补偿器PWM脉冲发生器设计_田杰.pdfVIP

基于FPGA的静止补偿器PWM脉冲发生器设计_田杰.pdf

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的静止补偿器PWM脉冲发生器设计_田杰

2000 12 10              Dec. 10, 2000 47 FPGA PWM 田 杰, 陈贤明, 王小红, 王 彤 (, 2 10003) : 研制了基于现场可编程门阵列( FPGA)实现的、用于±500 kv ar 静止补偿器 ( STAT COM ) 的 PWM 脉冲发生器。 该脉冲发生器通过接口单 接收 DSP写入的 PW M 脉冲宽度数据,然后产 生 PWM 波形,其工作不受 DSP影响。 同时介绍了脉冲发生器的基本原理、硬件构成和实现方法。 该脉冲发生器已应用在工业和试验运行的±500 kvar STA T COM 中,实际运行经验表明,该脉冲 发生器精度高、可靠,可解决非对称和无功控制不平滑问题,而且所研制的脉冲发生器也适用于其 他类型的逆变装置。 : 静止补偿器( ST AT COM ) ; 脉宽调制; 脉冲发生器; 可编程门阵列 : TM 761; TN 782 0  FPGA ± 500 kvar STAT COM , ( tatic y nchronou ( 0. 004°)。 com pen ator, S TAT COM ), 。 1 STATCOM PWM ST AT COM ±500 kv ar GT O— ST AT COM , PW M 。 。 1, 4 GTO, 12 , ( pul e w idth GTO。 m odulation, PW M ) 。, ,; , (、 ) ,。 、 。 ASIC ( field programmable gate array , FPGA) 。 FPGA 1  . 1  - 。 FPGA Fig The three level inverter , GTO 、。 , (、 10 kv ar ST AT COM )。 , 2 PW M。, S 1 [ 1] ±500 kv ar S TAT COM , ~ 4 4 S GTO PWM 。, ,。T1 ,T2 ,… , PW M 。 [2 ] ; PW M , , PWM , STAT COM 。 GT O

文档评论(0)

jiupshaieuk12 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:6212135231000003

1亿VIP精品文档

相关文档