第六章 电子技术习题 2.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
A=0 A=1 S0 S0/0 S1/0 S1 S0/0 S2/0 S2 S3/0 S2/0 S3 S4/1 S1/0 S4 S0/0 S1/0 A=0 A=1 S0 S0/0 S1/0 S1 S0/0 S2/0 S2 S3/0 S2/0 S3 S0/1 S1/0 A=0 A=1 S0 S1 S2 S3 S4 A Z 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 1 1 1 1 0 0 1 1 0 0 0 0 1 1 0 0 0 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 0 0 1 1 1 0 0 0 0 0 (3)状态编码 (4)求输出方程、驱动方程 A Z 0 0 0 0 0 0 0 0 1 0 0 0 0 1 0 1 1 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 1 1 0 0 1 1 0 1 0 0 1 1 1 0 0 0 S0=00 S1=01 S2=10 S3=11 A=0 A=1 00 00/0 01/0 01 00/0 10/0 10 11/0 10/0 11 00/1 01/0 输出方程: 驱动方程: 不用检查自启动能力 A Z 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0 0 1 0 1 1 1 1 0 0 1 1 0 0 0 0 1 1 0 0 0 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 0 0 1 1 1 0 0 0 0 0 画出符合以下关系的010序列检测器的状态转换图,X为序列输入, Z为检测输出。 X:1010101010 Z:0001000100 S0:初始状态, S1:输入0, S2:输入01, S3:输入010 现态 次态/输出 X=0 X=1 S0 S1 / 0 S0 / 0 S1 S1 / 0 S2 / 0 S2 S3/ 1 S0/ 0 S3 S1/ 0 S0/ 0 现态 次态/输出 X=0 X=1 S0 S1 / 0 S0 / 0 S1 S1 / 0 S2 / 0 S2 S0/ 1 S0/ 0 现态 次态/输出 X=0 X=1 S0 S1 / 0 S0 / 0 S1 S1 / 0 S2 / 0 S2 S0/ 1 S0/ 0 由状态图可见,电路的有效状态是三位循环码。 从时序图可看出,电路正常工作时,各触发器的Q端轮流出现 一个宽度为一个CP周期脉冲信号,循环周期为3TCP。电路的功能为脉冲分配器或节拍脉冲产生器。 4、逻辑功能分析 试用双D触发器设计一个脉冲分配器,输出波形如图所示。 0001 0010 1000 0100 Q1 Q0 G3 G2 G1 G0 0 0 0 1 0 0 0 1 0 1 1 0 0 0 1 0 1 0 1 1 0 1 0 0 1 1 0 0 1 0 0 0 G3=Q1Q0 G2=Q1Q0 G1=Q1Q0 G0=Q1Q0 D1=Q1Q0+Q1Q0 D0=Q1Q0+Q1Q0=Q0 6.3.4 试用下降沿触发的D触发器设计一同步时序电路,其状态图如图题(a)所示,s0、s1、s2的编码如图题(b)所示。 S0=00 S1=01 S2=10 S0=00 S1=01 S2=10 00 01 10 有自启动能力 试分析如图所示的逻辑电路,写出输出逻辑函数的表达式,并化简。 已知逻辑电路如下图所示,分析该电路的功能。 一位全减器,A是被减数,B是减数,C是低位的借位;F1是本位上的差,F2是向高位的借位。 设计一个带控制端的组合逻辑电路,控制端X=0时,实现 , ;控制端X=1时,实现 , ; 用与非门及反相器实现。 X A B F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 0 (1)、真值表 (2)代数式 或 输入量X、A、B;输出量F。 0 1 X 0 1 0 1 1 1 0 1 F AB 00 01 11 10 用组合逻辑电路的设计方法,设计一个将8421码变换为2421码的转换电路,门电路自选。 附:2421码编码表 数 2421 0 0000 1 0001 2 0010 3 0011 4 0100 5 1011 6 1100 7 1101 8 1110 9 1111 真值表 X3 X2 X1 X0 Y3 Y2 Y1 Y0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 0

文档评论(0)

kehan123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档