一种适用于门级网表的混合式静态功耗优化方法A ... - 电子与信息学报.PDF

一种适用于门级网表的混合式静态功耗优化方法A ... - 电子与信息学报.PDF

  1. 1、本文档共6页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一种适用于门级网表的混合式静态功耗优化方法A ... - 电子与信息学报

第 36 卷第 8 期 电 子 与 信 息 学 报 Vol.36No.8 2014 年 8 月 Journal of Electronics Information Technology Aug. 2014 一种适用于门级网表的混合式静态功耗优化方法 舒 毅①② 蔡 刚① 杨海钢*① ①(中国科学院电子学研究所 北京 100190) ②(中国科学院大学 北京 100049) 摘 要:进入深亚微米集成电路设计阶段,静态功耗所占整体功耗的比例快速增大,使之成为当前设计流程中的关 键优化步骤。该文提出一种适用于门级网表的混合式静态功耗优化方法。该方法结合了整数规划和启发式算法,以 减小电路时序裕量的方式换取电路静态功耗的改善。整体优化流程从一个满足时序约束的设计开始,首先利用整数 规划为网表中的逻辑门单元寻找一个较低静态功耗的最优替换单元;其次结合当前所用门单元和最优替换单元的物 理和电学参数,按优先级方式逐层替换电路中所有的逻辑门节点;最后利用启发式方法修复可能出现的最大延时违 规情况。整体优化流程将在上述步骤中不断迭代直至无法将现有时序裕量转换为功耗的改善。针对通用测试电路的 实验结果表明,采用该方法优化后电路静态功耗平均减小 10%以上,最高达 26%;与其它方法相比,该方法不仅 大幅降低了功耗,而且避免了优化后电路最大延时的过度恶化,其最大延时违反量小于 5 ps。 关键词:集成电路(IC);静态功耗优化;整数规划;启发式算法 中图分类号: TN402; TN47 文献标识码: A 文章编号:1009-5896(2014)08-2010-06 DOI: 10.3724/SP.J.1146.2013.01460 A Mixed Method of Leakage Optimization for Gate-level Netlist ①② ① ① Shu Yi Cai Gang Yang Hai-gang ① (Institute of Electronics, Chinese Academy of Sciences, Beijing 100190, China) ② (University of Chinese Academy of Sciences, Beijing 100049, China) Abstract: In deep-submicron Integrated Circuit (IC) design regime, the portion of leakage power consumption increases rapidly, therefore, leakage power optimization becomes a crucial part of circuit design flow. This paper proposes a mixed method of leakage optimization for gate-level netlist. The proposed method combines integer programming and heuristic algorithm to optimize leakage power at the cost of decreased timing slack. It starts at a given timing feasible design and finds alternative cell for

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档