附录E商业器件.PDFVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
附录E商业器件

附录E 商业器件 在第3章中,我们描述了三种主要类型的可编程逻辑器件(PLD ):简单PLD 、复杂PLD和 现场可编程门阵列(FPGA )。本附录描述一些商业可编程逻辑器件产品的例子。 E.1 简单可编程逻辑器件 简单PLD (SPLD )包括PLA 、PAL ,还有其他类似的器件。主要的简单可编程逻辑器件 (SPLD )的生产厂商列在表E-1 中。表中的第一列和第二列分别给出了厂商的名字和提供的 SPLD产品;描述每种产品的数据手册可用表中第三列提供的网址从万维网上获得。 表E-1 商业SPLD产品 厂 商 SPLD产品 网 址 Altera Classic Atmel PAL Lattice ispGAL 22V10 PAL 器件 PAL器件是一种最常用的简单可编程逻辑器件(SPLD ),其型号齐全,用NNXMM-S 格 式的型号识别码来识别。数字NN 表示输入和输出引脚的总数,MM表示可以用做输出的引脚 数。字符X给出附加的信息,例如是否包含触发器。最后的数字S表示速度等级,这个值表示 从PAL 的输入引脚到输出引脚的传播延迟,假设即使存在触发器也将其短路(即不考虑它的 延迟)。 举一个常用PAL 的例子—22V10[1] ,图E-1 画出了它的电路原理图。这个器件有11个输 入引脚,连接到与(AND )阵列,另外还有一个引脚用于时钟输入。或门的规模有大有小, 输入从8~16个不等。每个输出引脚都有一个三态缓冲器,使得这些引脚在需要时通过使能 (选通)的配置,将其用做输入。 3.6.2节曾讲述过,或门与PAL 的输出之间的电路通常叫做宏单元。图E-2 展示了22V10 PAL 内部的一个宏单元。该宏单元把宏单元外的或门与宏单元内的异或门的一个输入端连接 起来,该异或门的输出连接到D触发器的输入端。因为异或门的另一个输入可以由编程设置 为0或者1,所以该异或门可以用来为或门的输出求补。2选1多路器允许将触发器旁路,也可 Q 以将三态缓冲器永久启动或者连接到与(AND )阵列的乘积项。无论触发器的 输出还是三 态缓冲器的输出都可以连接到与阵列。如果三态缓冲器被禁用了,那么相应的引脚可以用做 输入。 E.2 复杂可编程逻辑器件 表E-2列出了几家CPLD (复杂可编程逻辑器件)厂商的名字、提供的产品以及万维网地 址。Altera MAX 7000 [2]是一种应用广泛的复杂可编程逻辑器件,我们将在下面讲述。 商业器件 561 预置 宏单元 宏单元 输入 与平面 宏单元 时钟 宏单元 复位 图E-1 22V10 PAL器件 预置 引脚 来自与 平面 时钟 复位

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档