EDA数字电压表设计.docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA数字电压表设计

数字电压表源程序: module shuzidianya(ale,start,oe,addr,seg,d,eoc,clk,clk1k); output ale,start,oe; //通道锁存,转换开始,输出允许 output[2:0] addr; //通道选择 output[7:0] seg; //数码管段选 input[7:0] d; //转换结果输入 input eoc,clk,clk1k; //转换结束 wire[7:0] q; wire[3:0] dec_in; adcint(ale,start,oe,addr,q,d,clk,eoc); segscan segscan(dec_in,q,clk1k); decoder decoder(seg,dec_in); endmodule //ADC0809控制模块 module adcint(ale,start,oe,addr,q,d,clk,eoc); output ale,start,oe; output[2:0] addr; output[7:0] q; input[7:0] d; input clk,eoc; reg ale,start,oe; reg[7:0] q; reg lock; reg[4:0] present_state,next_state; parameter st0=5b00001, st1=5b00010, st2=5b00100, st3=5b01000, st4=5b10000; assign addr=3b000; always @(posedge clk) begin present_state=next_state; end always @(present_state or eoc) begin case(present_state) st0:next_state=st1; st1:next_state=st2; st2: begin if(eoc) next_state=st3; else next_state=st2; end st3:next_state=st4; st4:next_state=st0; default:next_state=st0; endcase end always @(present_state) begin case(present_state) st0:begin ale=0;start=0;lock=0;oe=0;end st1:begin ale=1;start=1;lock=0;oe=0;end st2:begin ale=0;start=0;lock=0;oe=0;end st3:begin ale=0;start=0;lock=0;oe=1;end st4:begin ale=0;start=0;lock=1;oe=1;end default begin ale=0;start=0;lock=0;oe=0;end endcase end always @(posedge lock) begin q=d; end endmodule module weisaomiao(clk,sel1); input clk; output [1:0]sel1; reg [1:0]sel1; always @(posedge clk ) begin sel1=sel1+1; end endmodule module suocun( qo, din, load ); output[7:0] qo; input[7:0] din; input load; reg[7:0] qo; always @( posedge load ) begin qo = din; end endmodule module segscan(dout,din,sel); output[3:0] dout; input [7:0] din; input sel; reg[3:0] dout; always @(sel or din) begin if (sel) dout=din[3:0]; else dout=din[7:4]; end endmodule //显示译码模块 module decoder(decoderout,dec_in); output[7:0] decoderout; input[3:0] dec_in; reg[7:0] decoderout; always @(dec_in) begin

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档