基于VHDL数字跑表报告.docVIP

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于VHDL数字跑表报告

电 子 科 技 大 学 《现代电子技术综合实验》论文报告 论文题目 基于Xilinx FPGA的数字秒表设计 学生姓名 xxx 学  号 xxx 学  院 xxx 专 业 xxx 指导教师 xxx 中文摘要 本文利用XILINX-ISE以及XILINX EDA教学实验开发板实现数字跑表的开始、暂停以及复位等功能。ISE工程利用VHDL语言编写,主要由时钟分频电路模块、主控电路模块、计数器模块、控制电路模块这几大模块构成。 引言 21世纪是电子科技迅猛发展的时代,冰箱、电视、空调、汽车、相机、mp3等各种电子产品入住家家户户,关照着人们日常生活的每一个细节。人们的衣食住行乃至文化生活,早已离不开电子科技提供的优质服务。在科研领域,电子技术的应用更是大展拳脚,在通信、测量、勘探、航天甚至军事等领域都发挥着至关重要的作用。可以说,电子技术与网络技术、生物技术一其站在当今科学的最前沿,影响并改变着世界的样貌和人们的生活。 数字跑表作为一个简易的数字集成电路的应用,被广泛应用在田径、游泳等体育项目中,在学校体育教学中也是必备的用具。数字跑秒使用简单,携带方便,在多种电气设备均有应用。数字跑表具有计时功能,本次设计的数字跑表可以精确到0.01秒,可以在某些坏境下做到较精确的计时。 项目任务与设计思路 任务 利用XILINX-ISE以及XILINX EDA教学实验开发板实现数字跑表 指标: 1、跑表精度为0.01秒 2、跑表计时范围为:1小时 3、设置开始计时/停止计时、复位两个按钮 4、显示工作方式:用六位BCD七段数码管显示读数。显示格式: 设计要求 (1) 设计出符合设计要求的解决方案 (2) 设计出单元电路 (3) 利用EDA软件对各单元电路及整体电路进行仿真 (4) EDA软件在实验板上实现设计 (5) 撰写设计报告 思路 通过分频器将晶振所提供的48MHz信号分频成100Hz时钟信号作为最低位计数器的计时信号,通过将6个计数器级联(异步级联),再经过数据选择器和显示译码器,以动态显示模式将显示译码器的段选信号分位输出给六个8段LED数码管显示,六位LED数码管显示分、秒,0.1s,0.01s。使用按键开关可实现暂停/继续计时操作,以及复位清零操作。 基于FPGA方法设计方案 本设计可主要分为4个主要模块: 时钟分频电路模块(输出为100Hz与1kHz时钟信号) 主控电路模块(实现开始及暂停功能) 计数器模块(由模十计数器和模六计数器级联) 显示控制电路模块(包括数据选择和显示译码) 系统电路设计 各个输入/输出端口的作用如下: clk为48MHz晶源信号; rst为复位清零信号; key为启/停开关,用于开始/暂停计时操作; reg7(6:0)是用来驱动数码管的八段段选码; display(2:0)是控制6个数码管的位选信号; ncs是使位选区工作的有效电平(低)。 系统单元模块设计 分频模块设计 设计思路:对输入的48MHz进行以下操作,要实现N分频,则输入源时钟信号clk每过N/2个上升沿,则对输出信号q0取反。 源程序为: p1:process(clk) variable q0: integer range 1 to 480000:=1; begin if rising_edge(clk) then if q0480000 then q0:=q0+1; else q0:=1; end if; if q0=240000 then clk100hz=0; else clk100hz=1; end if; end if; end process; p2:process(clk) variable p0: integer range 1 to 48000:=1; begin if rising_edge(clk) then if p048000 then p0:=p0+1; else p0:=1; end if; if p0=24000 then clk1khz=0; else clk1khz=1; end if; end if; end process; 仿真结果 毫秒、秒、分各位波形模块 设计思路:如同上述的对时钟信号的分频,这里可以将时钟信号继续分频,直到符合毫秒、秒、分的时间长度,再分别用3个变量对各位的单位周期时间进行计数,从而得到各位的时间值。 源程序为: p3:process(clk100hz) begin if start=1 then if rst=1 then

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档