EAD verilog HDL 实验编程.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EAD verilog HDL 实验编程

1、设计一:用Verilog HDL 设计0~F轮换显示电路 module display1(reset,clk,a,b,c,d,e,f,g); input reset,clk; output reg a,b,c,d,e,f,g; reg[3:0] n; always @(posedge clk or negedge reset) begin if(!reset) n=0; else n=n+1; end always @(n) begin case(n) 4d0:{g,f,e,d,c,b,a}=7b1000000; //显示0 4d1: {g,f,e,d,c,b,a}=7b1111001; //显示1 4d2: {g,f,e,d,c,b,a}=7b0100100; //显示2 4d3: {g,f,e,d,c,b,a}=7b0110000; //显示3 4d4: {g,f,e,d,c,b,a}=7b0011001; //显示4 4d5: {g,f,e,d,c,b,a}=7b0010010; //显示5 4d6: {g,f,e,d,c,b,a}=7b0000010; //显示6 4d7: {g,f,e,d,c,b,a}=7b0000111; //显示7 4d8: {g,f,e,d,c,b,a}=7b0000000; //显示8 4d9: {g,f,e,d,c,b,a}=7b0010000; //显示9 4d10: {g,f,e,d,c,b,a}=7b0001000; //显示A 4d11: {g,f,e,d,c,b,a}=7b0000011; //显示B 4d12: {g,f,e,d,c,b,a}=7b1000110; //显示C 4d13: {g,f,e,d,c,b,a}=7b0100001; //显示D 4d14: {g,f,e,d,c,b,a}=7b0000110; //显示E 4d15: {g,f,e,d,c,b,a}=7b0001110; //显示F default: {g,f,e,d,c,b,a}=7b0000001; endcase end endmodule 2、设计二: 用Verilog HDL 设计学号显示电路 module IDdisplay(qout,clk_50M,clk_1Hz,clear); input clk_50M,clear;output reg[55:0] qout;output reg clk_1Hz; reg[29:0] cnt;reg[49:0] n;reg[4:0] state,next_state; parameter S0=d0,S1=d1,S2=d2,S3=d3,S4=d4,S5=d5, S6=d6,S7=d7,S8=d8,S9=d9,S10=d10; always @(posedge clk_50M) //50M分频产生1Hz时钟 begin cnt=cnt+1; if(cnt=25_000_000) clk_1Hz=0; else if(cnt==50_000_000) cnt=0; else clk_1Hz=1; end always @(posedge clk_1Hz or posedge clear) begin if(clear) state=S0; //异步清0 else begin state=next_state;n=qout[49:0];end end always @(state) begin case(state) S0:begin qout=56b1000000_1000000_1000000_1000000_1000000_1000000_1000000_1000000_; next_state=S1;end //8位数码管都显示0,(gfedcba) S1:begin qout[55:7]=n;qout[6:0]=7b0001000; next_state=S2;end //数码管都显示A S2:begin qout[55:7]=n;qout[6:0]=7b0001100; next_state=S3;end //数码管都显示AP S3:begin qout[5

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档