基础逻辑元件代码.docxVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基础逻辑元件代码

module select_3(a,b,s,q); input a,b,s; output q; reg q; always begin q=s?a:b; end endmodule module santaimen(y,en,a); output reg y; input en,a; always begin if(en) y=a; else y=1bz; end endmodule module eight_3(y,x); output y; input [7:0]x; reg [2:0] y; always@(x) begin case(x[7:0]) 8y=3b000; 8y=3b001; 8y=3b010; 8y=3b011; 8y=3b100; 8y=3b101; 8y=3b110; 8y=3b111; default:y=3b000; endcase end endmodule module three_8yimaqi(Y,A,G1,G2,G3); output reg[7:0] Y; input [2:0] A; input G1,G2,G3; always@(A,G1,G2,G3) begin if(G1==0) Y=8 else if(G2==1) Y=8 else if(G3==1) Y=8 else case(A[2:0]) 3b000:Y=8 3b001:Y=8 3b010:Y=8 3b011:Y=8 3b100:Y=8 3b101:Y=8 3b110:Y=8 3b111:Y=8 default:Y=8bzzzzzzzz; endcase end Endmodule module fourchooseone(y,w,a1,a2,en); output reg y; input [3:0] w; input a1,a2,en; always@(en,a1,a2) if(en==0) y=1b0; else case({a1,a2}) 2b00:y=w[0]; 2b01:y=w[1]; 2b10:y=w[2]; 2b11:y=w[3]; default:y=1b0; endcase Endmodule module banjiaqi(s,c,a,b); output s,c; input a,b; assign s=a^b; assign c=ab; Endmodule module quanjiaqi(s,c2,a,b,c1); output s,c2; input a,b,c1; assign s=(a^b)^c1; assign c2=(ab)|(bc2)|(ac2); Endmodule module quanjiaqi_1(s,co,a,b,ci); output s,co; input a,b,ci; assign co=(ab)|(bci)|(aci); assign s=(a^b)^ci; endmodule module quanjiaqi_4(S,Cout,A,B,Cin); output [3:0]S; output Cout; input [3:0] A,B; input Cin; quanjiaqi_1 q1(S[0],CO1,A[0],B[0],Cin); quanjiaqi_1 q2(S[1],CO2,A[1],B[1],CO1); quanjiaqi_1 q3(S[2],CO3,A[2],B[2],CO2); quanjiaqi_1 q4(S[3],Cout,A[3],B[3],CO3); Endmodule module quanjianqi_1(d,co,a,b,ci); output d,co; input a,b,ci; assign {co,d}=a-b-ci; Endmodule module quanjianqi_4(D,CO,A,B,CI); output [3:0]D; output CO; input [3:0]A,B; input CI; assign {CO,D}=A-B-CI; endmodule module toupiaobiaojue_7(Y,I); output reg Y; input

文档评论(0)

yan698698 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档