第六讲 Verilog硬件描述语言.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第六章 Verilog HDL数字系统设计 本章课程安排 一、Verilog HDL基础知识 二、Verilog HDL的行为描述/建模 三、Verilog HDL的结构描述/建模 四、基于Verilog HDL的系统仿真 五、用户自定义元件(UDP ) 六、Verilog HDL编程技巧 2 本章课程安排 一、Verilog HDL基础知识 二、Verilog HDL的行为描述/建模 三、Verilog HDL的结构描述/建模 四、基于Verilog HDL的系统仿真 五、用户自定义元件(UDP ) 六、Verilog HDL编程技巧 3 一、Verilog HDL基础知识 本节内容安排 1. 硬件描述语言 2. Verilog HDL的设计方法 3. Verilog 中的模块及其描述方式 4. 词法 5. 数据类型 6. 运算符 7. 系统任务和系统函数 4 一、Verilog HDL基础知识 1. 硬件描述语言 (HDL ,Hardware Description Language ) ——是硬件设计人员和EDA工具之间的界面,它主要 用于从算法级、门级到开关级的多种抽象设计层 次的数字系统建模。 1.1 HDL的发展历史 a. HDL最早是由Iverson公司于1962年提出 迄今为止已有多种HDL 出现,目前最主流的是: Verilog HDL和VHDL 。 b. HDL的适用目标与发展 集成电路的设计规模越来越大,复杂度越来越高。 设计周期的缩短与系统测试的重用性。 5 一、Verilog HDL基础知识 1.2 Verilog HDL的发展 a. 于1983年由Gateway Design Automation公司为其模拟器 产品开发所提出的硬件建模语言。 Verilog HDL是从C语言发展而来的。 b. 1989年GDA公司被Cadence公司并购,Cadence公司正式 发布Verilog HDL语言。 并成立OVI (Open Verilog International )组织,以推进 Verilog HDL语言成为IEEE标准。 c. 1995年Verilog HDL语言成为IEEE标准。 称为IEEE Std 1364-1995. 6 一、Verilog HDL基础知识 2. Verilog HDL的设计方法 2.1 Verilog HDL概述 a. Verilog HDL与VHDL 比较 Verilog HDL语法与C语言类似,灵活、易掌握。 Verilog明确定义了寄存器与线类型,概念更加明晰。 Verilog Verilog VHDL=1 3 风格简洁, : : 。 * 共同点: 都是国际标准的硬件描述语言。 绝大多数综合工具都支持。 b. Verilog与C语言: 本质区别在于硬件与软件的区别。 * 联系

文档评论(0)

kehan123 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档