- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
Lab 11 pk44chip芯片版图综合设计
Lab 11 pk44chip芯片版图综合设计实验目的
熟悉版图掌握层次化设计方法学会版图综合设计实验内容
编辑pk44chip视图
加载control模块
在CIW窗口中,选择File→Open,设置如下:
Library Name design Cell Name pk44chip
View Name layout
点击OK,打开pk44chip的版图设计窗口。在pk44chip版图设计窗口中,选择Create→Instance[i],在Create Instance窗口中,设置如下:
Library design
Cell control
View layout
移动光标到CIW窗口中,输入要安置的control模块坐标值:110.4:164.4,按Return键,完成control的安置,同样方法,安置另一个control模块,位置为x=83.8、y=164.4。
按Esc键推出Create Instance窗口。
设置参考点
在版图设计窗口中,选择Options→Layout Editor,在弹出的窗口中,点亮Display Reference Point,点击OK。
在版图设计窗口中,点击选择control模块,选择Edit→Move,在Edit Move窗口中,设置Snap Mode为any Angle。在CIW窗口中,可以看到提示如下:
Point at the reference point for the move
表明前面设置的参考点已经生效。
点击选择的control模块,可以看到设置的参考点,此时的参考点为control模块自身所处的位置,在下面的Move命令中,将显示出参考点的作用。
按住Shift键,使用小键盘上的左移箭头,观察dX和dY的变化,移动距离为dx=-3.0、dY=0.0,即将选择的control模块向左平移离开参考点3.0个单位。
按Return键完成安置control模块。
选择Options→Layout Editor,在弹出的窗口中,关闭Display Reference Point,点击OK。
加载amplifier模块
在pk44chip版图设计窗口中,选择Create→Instance[i],在Create Instance窗口中,设置如下:
Library design
Cell amplifier
View layout
在窗口的任意空白位置添加amplifier模块,按Esc键推出添加,使用LMB选择刚添加的amplifier模块。
在设计窗口中,选择Edit→Properties [q],在Edit Instance Properties窗口中,选择Attribute,设置Rotation为MX,输入坐标参数x=0.5、y=,点击OK,可以看到刚才添加的amplifier模块已经安置在合适位置。
使用同样方法安置另一amplifier模块:在Edit Instance Properties窗口中,设置Rotation为R180,输入坐标参数x=、y=,点击OK完成添加。存档。使用Mark Net命令在CIW窗口中,选择File→Open,设置如下:Library Name design
Cell Name pk44chip
View Name layout
点击OK,打开pk44chip的版图设计窗口。在pk44chip版图设计窗口中,选择Design→Hierarchy→Tree,在弹出的窗口中,查看版图的顺序默认为从当前层到最底层(Current to botton),点击OK在弹出的文本中,显示整个版图设计的层次化结构,各版层后的数字为每个单元版层在设计中引用的次数。在文本窗口中,选择File→Close Window,关闭窗口。在设计窗口中,选择Connectivity→Mark Net,在CIW窗口底部,显示提示如下(请选择要标注的net):Point at a net to mark
点击选择版图右上方的vss! pad,在版图中以层次化的形式高亮显示(即在有vss! pad的任何版层中都以高亮显示),与vss! pad相连的接触孔只有p-type contact,后续实验步骤将添加PTAP接触孔。选择Connectivity→Unmark Net,取消高亮显示,在Unmark Net窗口中,点击Unmark All选项按钮。层次化Mark Net设计在LSW窗口中,使用LMB点击metal1 dg,点击NV选
文档评论(0)