- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
科信学院
课程设计说明书
(2012 /2013 学年第 二 学期)
课程名称 : 单片机课程设计
题 目 : 简易数字钟课程设计
专业班级 :
学生姓名 :
学 号 :
指导教师 : 苗敬利、王立国等
设计周数 : 2周
设计成绩 :
2013年06 月27 日
目 录
目 录
1 设计任务描述 1
1.1 设计题目:简易数字钟的设计 1
1.2 设计要求: 1
1.2.1 设计目的 1
1.2.2 基本要求 1
1.2.3元件清单 1
2 设计方框图 2
2.1 数字钟硬件部分示意图 2
2.2 数字钟软件部分组成框图 3
2.2.1 时间调整的程序流程 3
2.2.2 时钟显示程序流程 4
3 各部分模块介绍 5
3.1 单片机AT89C52芯片分析 5
3.2 晶振电路模块 6
3.3 复位电路模块 6
3.4 显示模块 7
3.5 时间校对按键模块 8
4 简易数字钟源程序 8
源程序 8
5 数字钟源程序的仿真 12
5.1 编译、连接 12
5.2 仿真 12
5.3 生成HEX文件 13
6 数字钟硬件原理图 15
总原理图 15
小 结 16
1 设计任务描述
1.1 设计题目:简易数字钟的设计
1.2 设计要求:
1.2.1 设计目的
熟练使用Keil开发环境,具备编写单片机程序(汇编语言或C语言)的初步能力,通
过完成本课题的软硬件设计,使同学们了解单片机实例的整个开发流程。
1.2.2 基本要求
⑴简要说明
⑵任务和要求
设计简易的数字钟,该数字钟满足以下要求:设计一台以MCS-5为核心的简易数字钟。四位数码管显示小时和分钟,中间那个点来区分小时和分钟;每秒用一个LED灯闪烁一下;四个按键,分别为:选择键,加键,减键,确认键。时间要精确,整点报时,声音间隔一秒,并且可以调整时间,调整位闪烁提示。
1.2.3 元件清单如下:
元件名称 型号 数量 用途 元件名称 型号 数量 用途 单片机 AT89S51 1 控制核心 电阻 10KΩ 7 按键电路 晶振 12MHz 1 晶振电路 按键 4 电容 30pF 2 数码管 8段4位 4 显示电路 电解电容 30uF/10V 1 复位电路 电阻 330Ω 7 电阻 1kΩ 1 电阻 100Ω 1 蜂鸣器及其驱动电路 按键 200Ω 14 蜂鸣器 DC5V 1 电源 +5V/0.5A 1 提供+5V电源 三极管 9013 4
2 设计方框图
2.1 数字钟硬件部分示意图
该简易数字钟硬件部分主要由晶振、手动复位、单片机AT89C52、数码管显示、时间调整按键模块组成。框图如下:
图2.1 数字钟硬件系统示意图
2.2 数字钟软件部分组成框图
2.2.1 时间调整的程序流程
图2.2 时间调整程序流程框图
2.2.2 时钟显示程序流程
图2.3 24小时时钟
3 各部分模块介绍
3.1 单片机AT89C51芯片分析
AT89C51单片机引脚图如下:
图 3.1 AT89C51引脚图
该单片机是标准的40引脚双列直插式集成电路芯片,其各个引脚功能如下:
VCC:+5V电源。
VSS: 接地。
RST:复位信号。当输入的复位信号延续两个周期以上的高电平时即为有效,用来完成单片机的初始化操作。
XTAL1和XTAL2:外接晶体引线端。当使用芯片内部时钟时,此二引线端用于外接石英晶体和微调电容;当使用外部时钟时,用于接外部时钟脉冲信号。
PO口:P0口作为一个8位漏极开路双向I/O口,当作输出口使用时,必须接上拉电阻才有高电平输出;当作输入口使用时,必须先向电路中的锁存器写入“1”,使FET截止,以避免锁存器为“0”时对引脚输入的干扰。本次设计采用P0口作为数码管段选输出使用。
P2口:内部有上拉电阻的8位I/O口,本次设计中作为数码管位选输出使用。
3.2 晶振电路模块
在AT89C51芯片内部有一个高增益反相放大器,其输入端为芯片引脚XTAL1,输出端为引脚XTAL2。而在芯片内部,XTAL1和XTAL2之间跨接晶体振荡器和微调电容,从而构成一个稳定的自激振荡器。时钟电路产生的振荡脉冲经过触发器进行二分频之后,才成为单片机的时钟脉冲信号。
图3.2 晶振电路
3.3 复位电路模块
单片机复位的条
文档评论(0)