电子技术课程设计.pptVIP

  1. 1、本文档共54页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术课程设计 辽宁石油化工大学 职业技术学院 设 计 题 目 数字钟电路设计 目录 数字钟的功能要求 数字钟电路系统的组成方框图 主体电路设计 功能扩展电路的设计 整机电路 MCU控制的数字钟 一、数字钟的功能要求 1、基本功能 准确计时,以数字形式显示时、分、秒的时间; 小时的计时要求为“12翻1”,分和秒的计时要求为60进位; 校正时间。 一、数字钟的功能要求(续) 2、扩展功能 定时控制; 仿广播电台正点报时; 报整点时数; 触摸报整点时数; 其他。 二、数字钟电路系统的组成框图 该系统的工作原理是: 振荡器产生高稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲信号。 秒计数器计满60后向分计数器进位,分计数器计满60后向小时计数器进位,小时计数器按照“24翻1”规律计数。 计时出现误差时可以用校时电路进行校时、校分、校秒。 二、数字钟电路系统的组成框图(续) 三、主体电路的设计 主体电路是由功能部件或单元电路组成的。在设计这些电路或选择部件时,尽量选用同类型的器件,如所有功能部件都采用TTL集成电路或都采用CMOS集成电路。 整个系统所用的器件种类应尽可能少。 下面介绍各功能部件与单元电路的设计。 1.振荡器的设计 振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟计时的准确程度,通常选用石英晶体构成振荡器电路。一般来说,振荡器的频率越高,计时精度越高。 振荡器的设计方案一 图2.2为电子手表集成电路(如5C702)中的晶体振荡器电路,常取晶振的频率为32768Hz因其内部有15级2分频集成电路,所以输出端正好可得到1Hz的标准脉冲。 晶体振荡器电路 振荡器的设计方案二 如果精度要求不高可以采用由集成电路定时器555与RC组成的多谐振荡器。设振荡频率f0=103Hz,电路参数如图2.3所示。 555多谐振荡器原理电路 2.分频器的设计 分频器的功能主要有两个: 一是产生标准秒脉冲信号; 二是提供功能扩展电路所需要的信号。 选用3片中规模集成电路计数器74LS90可以完成上述功能。 3.时分秒计数器的设计 分和秒计数器都是模M=60的计数器,其计数规律为:00-01-…-58-59-00…选74LS92作十位计数器,74LS90作个位计数器。再将它们级联组成模数M=60的计数器。 时计数器是一个“24进制”的特殊进制计数器。 4.译码显示电路设计 74LS47、74LS48为BCD—7段译码/驱动器。其中,74LS47可用来驱动共阳极的发光二极管显示器示器,而74LS48则用来驱动共阴极的发光二极管显示器。 74LS48的功能表如表2.4所示,其中,A3A2AlA0为8421BCD码输入端,a—g为 7段译码输出端。 5.校时电路的设计 对校时电路的要求是: 在小时校正时不影响分和秒的正常计数;在分校正时不影响秒和小时的正常计数。 校时方式有“快校时”和“慢校时”两种,“快校时”是,通过开关控制,使计数器对1Hz的校时脉冲计数。“慢校时”是用手动产生单脉冲作校时脉冲。图2.4为校“时”、校“分”电路。其中S1为校“分”用的控制开关,S2为校“时”用的控制开关。校时脉冲采用分频器输出的1Hz脉冲,当S1或S2分别为“0”时可进行“快校时”。 四、功能扩展电路的设计 1、定时控制电路的设计 数字钟在指定的时刻发出信号,或驱动音响电路“闹时”;或对某装置的电源进行接通或断开“控制”。不管是闹时还是控制,都要求时间准确,即信号的开始时刻与持续时间必须满足规定的要求。 四、功能扩展电路的设计(续) 例 要求上午7时59分发出闹时信号,持续时间为1分钟。 7时59分对应数字钟的时个位计数器的状态为(Q3Q2Q1Q0)H1=0111,分十位计数状态为(Q3Q2Q1Qo)M2=0101,分个位计数器的状态为(Q3Q2QlQ0)M1=1001。所以闹时控制信号Z的表达式为: Z=(Q2Q1Q0)H1 (Q2Q0)M2(Q3Q0)M1 四、功能扩展电路的设计(续) 式中,M为上午的信号输出,要求M=1。 如果用与非门实现逻辑功能,则可以将Z进行变换,实现上式的逻辑电路如图2.6所示,其中74LS20为4输入二与非门,74LS03为集电极开路(OC门)的2输入四与非门,因OC门的输出端可以进行“线与”,使用时在它们的输出端与电源十5V端之间应接一电阻RL,取RL=3.3k。 五、整机电路 5.主体电路的级联及装调 ①由图2.1所示的数字钟系统组成框图按照信号的流向分级安装,逐级级联。 ②级联时如果出现时序配合不同步,或尖峰脉冲干扰,引起逻

文档评论(0)

wuyoujun92 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档