- 1、本文档共31页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
项目二同步计数器电路设计
P3 同步计数器电路的制作与调试
学习目标
——会叙述触发器和计数器的逻辑功能及原理。
——能使用数字仪器仪表测试触发器逻辑功能。
——能运用数字集成电路制作与调试各种同步计数器。
——能区分同步计数器与异步计数器。
——能通过集成电路手册或上网查询数字集成电路资料。 工作任务
1.D触发器和JK触发器逻辑功能的测试。
2.用D触发器和JK触发器实现同步计数器。
3.用集成计数器实现任意进制计数器。 计数器是一种能累计脉冲数目的数字电路,在计时器、交通信号灯P3-M1 用D触发器计数器测试
图3-1-1 CC40174外引线排列图
看一看
认识集成六D触发器CC40174
(1) 观看集成六D触发器CC40174的外形,并与图3-1-1所示CC40174外引线排列图进行比较,正确区分六个D触发器的信号输入端(1D~6D)、触发器的状态输出端(1Q~6Q),时钟脉冲信号输入端CP、异步清零端()、电源输入端(VDD)和接地端(VSS)。
(2) 表3-1-1为CC40147的功能表,从功能表可以看出CC40147内的六个D触发器是CP脉冲上升沿触发的。
表3-1-1 CC40174功能表
CP D Q 0 × × 0 1 ↑ 0 0 1 ↑ 1 1 想一想
从表3-1-1可以看出,集成六D触发器CC40174,当时,无论CP、D为何种状态,触发器D的状态均为 ,也就是说所有触发器都将 ;
而当时,在CP信号的 时刻,Q随D发生变化,即D=1时,Qn+1= ,D=0时,Qn+1= 。
看一看
图3-1-2所示为D触发器的逻辑功能测试原理图,
1.清零信号、触发信号D、时钟脉冲信号CP分别由开关K1、K2、K3设定。
K1合上,端接地,相当于=0(有清零信号);K1断开,端通过50kΩ的限流电阻R1接电源,相当于=1(无清零信号)。
K2合上,D端接电源,相当于D=1;K2断开,D端通过电阻R2接地,相当于D=0。
按钮开关K3与时钟脉冲输入端CP相连接,按下K3瞬间,模拟输入一个CP上升沿信号(CP由0→1用“↑”表示),松开(即断开)K3瞬间,模拟输入一个CP下降沿信号(CP由1→0用“↓”表示)。
2.输出Q的状态采用发光二极管LED来指示高低电平,发光二极管LED“亮”,表示D触发器输出为“高电平”(即Qn+1=1);发光二极管LED“暗”,表示D触发器输出为“低电平”(即Qn+1=0)。
R4为限流电阻用以保护发光二极管,同时防止输出端因过流而损坏集成电路。
取电源电压VDD=10V。
图3-1-2 D触发器的逻辑功能测试原理图
做一做
D触发器的逻辑功能测试
1.利用CC40174中的一个D触发器,测试D触发器的逻辑功能,根据图3-1-2画出图3-1-3所示的D触发器逻辑功能测试接线图。
2.测试端的复位功能。
(1) 合上K1,再分别合上或打开K2、K3,观察发光二极管LED的状态。
(2) 断开K1,再分别合上或打开K2、K3,观察发光二极管LED的状态。
3.测试D触发器的逻辑功能。
(1) 断开K1后,合上K2,观察在按下和松开K3瞬间,观察发光二极管LED的状态。
(2) 断开K1后,断开K2,观察在按下和松开K3瞬间,观察发光二极管LED的状态。
测试要求:按表3-1-2要求进行测试,并将测试结果填入表3-1-2中。
图3-1-3 CC40174逻辑功能测试接线图
表3-1-2 CC40174逻辑功能测试记录
D CP 时 时 0 0 × 1 × 1 1 ↑ ↓ 0 ↑ ↓ 说明:“×”表示任意状态;“↑”表示CP上升沿,“↓”表示CP下降沿。
P3-M1.2 用六D触发器CC40174制作四进制同步加法计数器
读一读
触发器有两个稳定状态,在时钟脉冲作用下,两个稳定状态可相互转换,所以可用来累计时钟脉冲的个数,构成计数器。
用触发器构成计数器的原理是用触发器构成计数器时,触发器的状态随着计数脉冲的输入而变化,触发器状态变化的次数等于输入的计数脉冲数。
想一想
一个触发器有 个稳定状态,可以构成 进制计数器;两个触发器有 个稳定状态,可以构成 进制计数器;n个触发器有 个稳定状态,可以构成 进制计数器。
读一读
1.四进制计数器的状态转换图、真值表
状态转换图是指在计数脉冲作用下,触发器状态转换的顺序图。
四进制计数器能累计4个时钟脉冲,有4个有效状
文档评论(0)