数字电路 组合逻辑电路中的竞争与冒险.ppt

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
4.5 组合逻辑电路中的竞争冒险 4.5.1 竞争冒险现象及其原因 4.5.2 逻辑冒险的检查和消除 4.5.3 功能冒险的消除 4.5.1 竞争冒险现象及其原因 竞争:在组合电路中,信号经由不同的路径达到某一会合点的时间有先有后的现象; 如门的延迟时间为0,则输出 F恒为逻辑0。 冒险:由于竞争而引起电路输出发生瞬间错误。表现为输出端出现了原设计中没有的窄脉冲(毛刺)。 信号经过任何逻辑门电路时都会有一定的延迟 所以如果信号从输入到输出的过程中,在不同通路上经过的门的级数不同,或者各个门电路平均延迟时间不同,就存在着竞争,并可能出现冒险。 竞争冒险就是因信号传输延迟时间不同,而引起输出逻辑错误的现象。 4.5.1 竞争冒险的现象及其原因 4.5.2 逻辑冒险的检查与消除方法 逻辑冒险是指只有一个输入逻辑变量发生变化所产生的冒险 代数法检查 检查表达式是否可在一定条件下成为 卡诺图检查 观察是否存在“相切”的卡诺圈 画卡诺图,并按原表达式形式画出合并圈 观察两个合并圈之间是否有相邻最小项(相切) 逻辑冒险 解:变量A和C具备竞争的条件, 应分别进行检查。  检查C:  C发生变化时不会产生险象. 4.5.2 逻辑冒险的检查与消除方法  检查A:  当B=C=1时, A的变化可能使电路产生险象. 4.5.2 逻辑冒险的检查与消除方法 因此当B=D=1,C=0时,电路可能由于A的变化而产生险象。 4.5.2 逻辑冒险的检查与消除方法 4.5.2 逻辑冒险的检查与消除方法 增加冗余项 代数法 卡诺图 增加惯性延时电路 用选通脉冲(时间门)取样 代数法消除逻辑冒险 例:原电路对应的函数表达式为 根据公式 增加冗余项BC,有 消除逻辑冒险后的电路 用卡诺图消除逻辑冒险 卡诺图中增加冗余圈以消除“相切” 00 01 11 10 00 01 11 10 AB CD 1 1 1 1 1 1 0 1 0 0 0 1 0 0 0 0 增加乘积(冗余)项 消除了C跳变时对输出状态的影响,从而消除了冒险。 当A= B = 1时, 1 1 G5输出为1, G4输出亦为1 ; 用惯性延时电路消除逻辑冒险 在电路的输出端连接一个惯性延时环节,通常是RC滤波器。 电容器容量为4~20pF之间 4.5.3 功能冒险的消除方法 1. 惯性延迟 输出端电容器致使输出波形上升沿和下降沿变化变慢,可对于很窄的负跳变脉冲起到平滑的作用,但也降低了电路工作速度 2. 时间门选通 本章小结 组合电路 设计 分析 冒险 常用中规模组件 编码器 译码器 运算电路:加法器 比较器 数据选择器 补充题: 应用74LS138设计地址译码器,译出输入地址A7,…,A0=A8H,…,AFH。 试仅用一片74LS151,不加任何门电路实现逻辑函数:

文档评论(0)

wendan118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档