计算机组成原理第五章第1讲CPU功能和组成技术总结.ppt

计算机组成原理第五章第1讲CPU功能和组成技术总结.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* CPU功能和组成 计算机硬件结构 运算器 控制器 存储器 输入设备 输出设备 第五章 中央处理器 5.1CPU功能和组成 5.2指令周期 5.3时序产生器 5.4微程序控制器及其设计 5.5硬布线控制器及其设计 5.6流水CPU 5.7RISC的CPU 5.1 CPU的功能和组成 从冯诺依曼的程序存储思想说起… 1、CPU的功能 指令控制(程序的顺序控制) 操作控制(微操作控制信号处理指令) 时间控制(微操作控制信号的定时) 数据加工(算术运算和逻辑运算) 中断处理 5.1.2CPU的基本组成 运算器、控制器、Cache 标记黄色五星表示此处内容可观看教材配套的CAI动画 5.1.2CPU的基本组成 运算器:数据加工处理部件。 执行所有算术运算 执行所有逻辑运算 5.1.2CPU的基本组成 运算器、控制器、Cache 5.1.2CPU的基本组成 控制器:完成协调和指挥整个计算机系统的操作。 从指令Cache中取出一条指令,给出下一条指令的地址 对指令译码产生相应操作控制信号 指挥并控制CPU、数据Cache和输入输出设备间的数据流动 5.1.2CPU的基本组成 运算器、控制器、Cache 5.1.2CPU的基本组成 Cache:高速缓冲存储器,存储数据和程序 数据Cache 指令Cache 5.1.3CPU中的主要寄存器 运算器、控制器、Cache 5.1.3CPU中的主要寄存器 数据缓冲寄存器:暂时存放从数据存储器读出的数据或者存放来自外设的数据或者存放ALU运算结果。 5.1.3CPU中的主要寄存器 运算器、控制器、Cache 5.1.3CPU中的主要寄存器 数据缓冲寄存器:暂时存放从数据存储器读出的数据或者存放来自外设的数据或者存放ALU运算结果。 指令寄存器:用来保存当前正在执行的一条指令。指令到达指令寄存器后,需经指令译码器译码,方可向操作控制器发出具体的操作信号。 5.1.3CPU中的主要寄存器 运算器、控制器、Cache 5.1.3CPU中的主要寄存器 数据缓冲寄存器:暂时存放从数据存储器读出的数据或者存放来自外设的数据或者存放ALU运算结果。 指令寄存器:用来保存当前正在执行的一条指令。指令到达指存后,需经指令译码器译码,方可向操作控制器发出具体的操作信号。 程序计数器(指令计数器): 程序执行之前:保存起始地址 执行过程中:自动修改PC内容,使其总保存下一条指令地址(累加或跳转)。 5.1.3CPU中的主要寄存器 运算器、控制器、Cache 5.1.3CPU中的主要寄存器 数据地址寄存器:保存当前CPU访问的数据Cache单元地址。 5.1.3CPU中的主要寄存器 运算器、控制器、Cache 5.1.3CPU中的主要寄存器 数据地址寄存器:保存当前CPU访问的数据Cache单元地址。 通用寄存器(R0-R3):ALU运算工作区。 5.1.3CPU中的主要寄存器 运算器、控制器、Cache 5.1.3CPU中的主要寄存器 数据地址寄存器:保存当前CPU访问的数据Cache单元地址。 通用寄存器(R0-R3):ALU运算工作区。 状态字寄存器(PSW):保存算数或逻辑运算的各种条件代码,如运算结果进位标志,溢出标志,结果为零标志,结果为负标志,中断标志,系统工作状态等。 5.1.4操作控制器与时序产生器 运算器、控制器、Cache 5.1.4操作控制器与时序产生器 CPU的工作过程需要数据在各寄存器之间流动,怎样实现? 操作控制器: 在各寄存器之间建立数据通路。 根据指令码和时序信号,产生各种操作控制信号,正确选择数据通路,把有关数据打入到相关寄存器,完成取指、执行的控制。 5.1.4操作控制器与时序产生器 按设计方法分两类: 存储逻辑型:微程序控制器 采用存储逻辑来实现的,也就是把微操作信号代码化,使每条机器指令转化成为一段微程序并存入一个专门的存储器(控制存储器)中,微操作控制信号由微指令产生。 时序逻辑型:硬布线控制器 采用数字逻辑技术来实现的,其时序控制信号形成部件是由门电路组成的复杂树形网络。 5.1.4操作控制器与时序产生器 怎样控制每个细节操作发生时间? 时序产生器:对各种操作信号实施时间上的控制 上述内容为CPU的功能部件介绍 对CPU结构有了了解之后关注CPU工作时的动态特征。 人有了知识,就会具备各种分析能力, 明辨是非的能力。 所以我们要勤恳读书,广泛阅读, 古人说“书中自有黄金屋。 ”通过阅读科技书籍,我们能丰富知识, 培养逻辑思维能力; 通过阅读文学作品,我们能提高文学鉴赏水平, 培养文学情趣; 通过阅读报刊,我们能增长见识,扩大自己的知识面。 有许多书籍还能培养我们的道德情操, 给我们巨大的精神力量, 鼓舞我们前进。 *

您可能关注的文档

文档评论(0)

502992 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档