多功能数字钟论文带程序介绍.docVIP

  1. 1、本文档共19页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA2 多功能数字钟 院系: 学号: 912000720 姓名: 同组人: 指导老师: 时间: 2014 年 11 月 摘要 本实验通过使用 QuartusⅡ7.1软件,并结合verilog语言的知识设计多功能数字钟,可以实现正常的时、分、秒的计数功能,分别由六个数码管显示计时,可以利用开关实现系统的计时保持、清零和校分、校时的功能。同时,该电路系统还可以完成在 5953, 5955, 5957 低音报时, 5959 高音报时的基本功能。在此基础上,该电路还实现了设定闹钟,定时叫醒,和关闭闹钟的功能,在利用 QuartusⅡ进行相应的设计、仿真、调试后下载到EP3C25F324C8实验系统上,验证设计的正确性。 关键词 QuartusII,数字钟,Verilog HDL,分层设计 Abstract This experiment is based on QuartusⅡ 7.1,with the knowledge and system design, to design a multifunctional digital clock. The basic function of the multifunctional digital clock is a 24-hour timer, and the exact time can be showed by six LED lights. Also we can achieve the functions like time keeping, clearing and time and week adjusting by using the switches. Beyond the basic function, I improved the multifunctional digital clock and it can beep in low frequency at 5953 , 5955 , 5957 and in high frequency at 5959. Based on this the basic design, I also design extra functions of alarm, whose time can be adjusted by switch. It can also be turned off by switch. All these designing and simulating work are based on QuartusⅡ. After all the work finished on computer, I downloaded the final circuit to EP3C25F324C8 experiment system to test the accuracy of the design. Key words QuartusⅡ, Digital clock , Verilog HDL, Layered designing 目录 一、设计要求…………………………………………………………………… 二、分层设计及其分工……………………………………………………………………...........3 三、多功能数字时钟顶层设计…………………………………………………...........................4 四、各子模块设计原理及程序…………………………………………...................................…5 4.1 分频电路…………………………………………………..............................................……5 4.2 计数器……………………………………………………………..........................................6 4.3 计时电路………………………………………......................................……………………8 4.4 整点报时……………………………………..........................................................…………9 4.5 LED电路…………………………………………….....................................………………10 4.6 定时闹钟……………………………………………………........................................……12 五、程序下载、仿

文档评论(0)

1112111 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档