74LS161中文资料.PDF

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
74LS161中文资料

电子器件采购平台: /bbs IC资料查询网站: 电子工程技术论坛: 54161/74161 4 位二进制同步计数器(异步清除) 简要说明: w161 为可预置的4 位二进制同步计数器,共有 54/74161 和 54/74LS161 两种线路结 构型式,其主要电特性的典型值如下: w D 型号 FMAX P CT54161/CT74161 32MHz 305mW w CT54LS161/CT74LS161 32MHz 93mW 161 的清除端是异步的。当清除端 CLEAR 为低电平时,不管时钟 .t 端 CLOCK 状态如何,即可完成清除功能。 a 161 的预置是同步的。当置入控制器 LOAD 为低电平时,在 CLOCK 上升沿作用下,输出端 QA-QD 与数据输入端 A-D 相一致。对于 i - 54/74161,当 CLOCK 由低至高跳变或跳变前,如果计数控制端 ENP、 y ENT 为高电平,则 LOAD 应避免由低至高电平的跳变,而 54/74LS161 无此种限制。 a 161的计数是同步的,靠CLOCK 同时加在四个触发器上而实现的。 当 ENP、ENT 均为高电平时,在 CLOCK 上升沿作用下 QA-QD 同时变 n 化,从而消除了异步计数器中出现的计数尖峰。对于 54/74161,只 . 有当 CLOCk 为高电平时,ENP、ENT 才允许由高至低电平的跳变,而 c 54/74LS161 的ENP、ENT 跳变与 CLOCK 无关。 o 161 有超前进位功能。当计数溢出时,进位输出端(RCO)输出 一个高电平脉冲,其宽度为 QA 的高电平部分。 m 在不外加门电路的情况下,可级联成 N 位同步计数器。 对于 54/74LS161,在 CLOCk 出现前,即使 ENP、ENT、CLEAR 发 生变化,电路的功能也不受影响。 / 管脚图: b b s 引出端符号: 电子器件采购平台: /bbs IC资料查询网站: 电子工程技术论坛: 电子器件采购平台: /bbs

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档