第16章门电路与组合逻辑电路.ppt

  1. 1、本文档共67页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第16章门电路与组合逻辑电路

16.2 基本逻辑门电路 16.2.1 门电路的基本概念 16.3.1 TTL与非门电路 16.3.2 三态输出与非门 16.4 基本逻辑门电路 16.4.2 CMOS门电路 16.5 逻辑函数的表示与化简 1. 基本运算律 16.5.3 逻辑函数的化简 16.7 常用组合逻辑电路 1. 列逻辑状态表 根据电路图分析可得输入输出的逻辑状态表 三输入变量有八种组合状态 n输入变量有2n种组合状态 0 0 0 0 A B C Y 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 1 2. 逻辑式 (1)取 F= 1 ( 或F= 0 ) 列逻辑式 逻辑式是用“与”“或”“非”等运算来表达逻辑函数的表达式。 由逻辑状态表写出逻辑式: 0 0 0 0 A B C Y 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 1 对应于F=1,若输入变量为1,则取输入源变量(如 A );若输入变量为0则取其反变量(如 )。 (2)对一种组合而言,输入变 量之间是与逻辑关系 反之,也可由逻辑式列出状态表。 0 0 0 0 A B C Y 0 0 1 1 0 1 0 1 0 1 1 0 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 1 (3)各种组合之间,是或逻辑关系。 根据逻辑状态表可得逻辑式: 3. 逻辑图 根据逻辑式可画出其逻辑图,如下所示: 由逻辑状态表直接写出的逻辑式及由此画出的逻辑图,一般比较复杂;若经过简化,则可使用较少的逻辑门实现同样的逻辑功能。从而可节省器件,降低成本,提高电路工作的可靠性。 利用逻辑代数变换,可用不同的门电路实现相同的逻辑功能。 例16.1 化简下列逻辑函数。 (1) (2) 解:(1) (配项) 解:(1) (配项) (2) (2) 例16.2 试证明 证: 16.6 组合逻辑电路的概念及分析方法 组合逻辑电路:由门电路组成的逻辑电路。 特点:任意时刻的输出仅仅取决于该时刻的输入,与电路原来的状态无关。 组合电路分析:已知电路结构,研究输入输出逻辑关系。 分析方法:由逻辑图逐级写出逻辑函数式,然后进行化简或变换。 例16.3 分析图示逻辑电路的功能。 解: (1)由逻辑图写出逻辑式: 化简: (2)由逻辑式列出逻辑状态表 0 1 1 1 0 1 1 1 0 0 0 0 F B A (3)分析逻辑功能 由状态表可知,当A、B输入均为1或均为0时,输出为0,否则输出为1。该逻辑电路称为异或门电路,逻辑表达式可简化为: 例16.4 图示电路是一个密码锁控制电路。开锁条件为:拨对密码;钥匙插入锁眼将开关S闭合。当两个条件同时满足时,开锁信号为1,报警信号为0,将锁打开。否则,开锁信号为0,报警信号为1,接通警铃。试分析密码ABCD是多少? 分析可得密码为1001 16.7.1 加法器 1、半加器 不考虑来自低位的进位,只对本位上的两个二进制数求和。 1 0 1 1 0 1 0 1 0 1 1 0 0 0 0 0 C(高位进位数) F(半加和数) B A 逻辑状态表 被加数、加数以及低位的进位三者相加称为“全加”,实现全加操作的电路叫做全加器。 Ci-1:来自低位的进位 Fi :向高位的进位 2、全加器 1 1 1 1 1 1 0 0 1 1 1 0 1 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 1 0 0 0 0 0 0 0 Ci Fi Ci-

文档评论(0)

2105194781 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档