第9章中断控制器、计数定时控制器及DMA控制器-青岛科技大学信息.PDFVIP

第9章中断控制器、计数定时控制器及DMA控制器-青岛科技大学信息.PDF

  1. 1、本文档共27页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第9章中断控制器、计数定时控制器及DMA控制器-青岛科技大学信息

第 9 章 中断控制器、计数/定时控制器及 DMA 控制器 (Ⅰ)教学目的与要求 理解中断系统的功能与执行过程,掌握可编程控制器的结构、原理和应用,8253 定时器 /计数器也是计算机重要的接口芯片,通过本章的学习理解计数与定时的概念,以及怎样 通过定时芯片实现定时与计数过程。 (Ⅱ)重点、难点 掌握: 可编程定时/计数器芯片(8253)的结构及编程应用技术;8259 的内部结构;8259 和 8253的初始化;8253的内部结构 理解: 初始化编程命令和工作方式命令;8259A级联方式 了解: 中断控制器8259A 在微机系统中的作用;8259A的工作方式; (Ⅲ)主要外语词汇 1. ICW:Interrupt Control Word,中断控制字 2. IOW:Interrupt Operation Word,中断操作字 3. ISR:Interrupt Service Register,中断服务寄存器 4. IMR:Interrupt Mask Register,中断屏蔽寄存器 5. IRR:Interrupt Request Register,中断请求寄存器 (Ⅳ)授课内容 1. 可编程中断控制器 8259A 2. 中断处理程序的编制 3. 可编程计数/定时控制器 8253 (Ⅴ)辅助教学情况(多媒体课件、绘图、板书、标本、示教等) 多媒体教学课件(POWERPOINT ) (Ⅵ)复习思考题、作业题 1. 课后作业:P262 9.1 9.2 9.3 9.4 9.5 9.6 9.7 9.8 9.9 9.16 (Ⅶ)参考教材或资料 1. 郑学坚,周斌. 微型计算机原理及应用(第三版). 北京:清华大学出版社,2001 2. 郑学坚,马力妮. 周斌微型计算机原理及应用试验指导. 北京:清华大学出版社,2001 3. 周佩玲,彭虎,傅忠谦. 微机原理与接口技术. 北京:电子工业出版社,2005 4. 姚燕南,薛钧义. 微型计算机原理. 西安:西安电子科技大学出版社,1994 5. 邹逢兴. 微型计算机接口原理与技术. 长沙:国防科技大学出版社,1993 6. 幸云辉. 16 位微型计算机原理与应用. 北京:北京邮电学院出版社,1991 7. 尹彦芝. IBM-PC 宏汇编语言程序设计. 北京:水利电力出版社,1987 9 - 1 9.1 可编程中断控制器 8259A 中断系统可解决当前高速运算 CPU 与低速外部设备信息交换之间的矛盾。Intel 8259A 是可编程中断控制器 PIC ,可用于管理 Intel 8080/8085 、8086/8088、80286/80386 的可屏 蔽中断,8259A 的基本功能: 一片 8259A 可以管理 8 级中断,可扩展至 64 级 每一级中断都可单独被屏蔽或允许 在中断响应周期,可提供相应的中断向量号 8259A 设计有多种工作方式,可通过编程选择 9.1.1 8259A 芯片内部结构 1. 数据总线缓冲器 是一个双向 8 位 3 态缓冲器,构成 8259A 与 CPU 之间的数据接口。 2. 读/写控制电路 用来接收来自 CPU 的读/写控制命令和片选控制信息。 由于一片 8259A 只占两个 I/O 端口地址,可用末位地址码 A0 来选端口,端口的其 他高位地址作为片选信号 CS 输入。 当 CPU 执行 OUT 指令时,WR 信号与 A0 配合,将 CPU 通过数据总线(D7~D0)送 来的控制字写入 8259A 中有关的控制寄存器。 当 CPU 执行 IN 指令时,RD 信号与 A0 配合,将 8259A 中内部寄存器内容通过数据 总线( D7~D0)传送给 CPU 。 3. 级联缓冲/ 比较器 一片 8259A 只能接收由 IR7~IR0 输入的八级中断 当引入的中断超过 8 级时,可用多片 8259A 级联使用,构成主从关系 对于主 8259A,级联信号 CA

文档评论(0)

2105194781 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档