第2章_逻辑门电路 习题答案.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第2章_逻辑门电路习题答案.ppt第2章_逻辑门电路习题答案.ppt

2.1 2.2(a) 2.2(b) 2.6 2.7 2.8 (a) 2.8 (b) 2.8 (c) 2.9(略,参考2.10) 2.10 2.13判断图P2.13所示电路能否实现逻辑与? 2.15 2.16 (略) * (1)1V (2)5V (3)4.3V (4)0.3V (5)2.15V (1)A接10V,B接0.3V时,输出VO为多少伏? (2)A、B都接10V时,VO为多少伏? (3)A接10V,B悬空,用万用表测量B端电压时,VB为多少伏? (4)A接0.3V,B悬空,测量VB电位时应为多少伏? (5)A接10kΩ电阻,B悬空,测量VB电位时应为 多少伏? 已知二极管D1、D2导通压降为0.7V: ①悬空时: ② T截止, T截止, ③ T导通, 所以T饱和导通, ①悬空时: ② T截止, T截止, ③ T截止, (1)1.4V (2)0.3V (3)1.4V (4)0V (5)1.4V 0 0 0 0 1 0 1 0 0 ① ② ① 饱和时: 电流条件: 因此: ② 三极管截止,电流条件满足。 ① 首先判断三极管T的状态: 假设三极管截止,则 D2、T导通, c D1 D2 T D1截止。 T导通后: 饱和时: ② 三极管截止,考虑电流条件: n=20个 ① vo=VOH时: ② vo=VOL时: x √ √ √ 2.11 在图所示的TTL电路中,能否实现规定的逻辑功能?其连接有无错误?如有错误请改正。 √ 2.12 图P2.12是两个用74系列TTL门电路驱动发光二极管的电路,要求VI=VIH时发光二极管D导通并发光 。已知发光二极管的导通电流为10mA,试问应选用(a)、(b)中的哪一个电路?请说明理由。 √ √ X,烧坏 X,OC门不能输出高电平 2.14 写出图P2.14所示TTL电路的输出函数的逻辑表达式,并列出真值表。 哪个电路是正确的?并写出其输出函数Y的逻辑表达式。 √ √ √ x x 输入输出相同 2.20试说明下列各种门电路中哪些的输出端可以并联使用? (1)具有推拉式输出级的TTL电路; (2)TTL电路的OC门; (3)TTL电路的三态输出门; (4)普通的CMOS门; (5)漏极开路输出的CMOS门; (6)CMOS电路的三态输出门。 √ √ √ √ x x 2.21 分析图P2.21所示CMOS电路的输出状态。 1 1 1 1 1 2.22 试判断图P2.22所示的CMOS三态输出门电路的 输出状态。 1 1 1 高阻态 2.25(略) 参数选择合理 *

文档评论(0)

xcs88858 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8130065136000003

1亿VIP精品文档

相关文档