第六章 存储器接口技术.pptVIP

  • 3
  • 0
  • 约1.73千字
  • 约 6页
  • 2017-06-30 发布于江苏
  • 举报
第六章 存储器接口技术

* 6.4 半导体存储器接口技术——8086与存储器连接 1.全译码法——片内寻址未用的全部高位地址线都参加译码,译码 输出作为片选信号,使得每个存贮器单元地址唯一。 译码电路比较复杂。一般用3-8译码器或可编程器件等实现。 部分译码法——除片内寻址外的高位地址的一部分来译码产生片 选信号(简单) 线选法——用除片内寻址外的高位地址线中的任一根做为片选信 号,直接接各存储器的片选端来区别各芯片的地址。 第5章 半导体存贮器 设CPU引脚已经外围芯片(锁存器、驱动器),可以连接存贮器或I/O接口电路。 以8088系统总线与SRAM连接为例,AB、CB、DB如何连? 例:用4片6264构成32K×8的存贮区。 片内地址连接A0~A12, 高位地址线A19~A13译码后产生6264的片选信号。一般有三种译码方式: 第5章 半导体存贮器 例:用4片6264构成32K×8的存贮区。 1. 全译码法 ——高位地址线A19~A13全部参加译码,产生6264的片选信号。 注:MEMW=IO/M+WR MEMR=IO/M+RD 整个32K×8存储器的地址范围: 00000H—07FFFH 仅占用8086 1M容量的32K地址范围。 全译码的优点 地址唯一实现 地址连续 便于扩充 第5章 半导体存贮器 2.部分译码法 ——除片内寻址外的高位地址 的一部分来译码产生片选信号(简单)。 缺点:地址重叠,每个地址有 2(20~15)= 25个重叠地址。 令未用到的高位地址全为0,则称为基本存贮器地址。 3.线选法    ——用除片内寻址外的高位地址线中的任一根做为片选信号,直接接各存储器的片选端来区别各芯片的地址。 特点: ① 线选法也有地址重叠区。 ② 地址不连续,但简单。 1C000H~1DFFFH 00…0至11…1 1110 000 3# 1A000H~1BFFFH 00…0至11…1 1101 000 2# 16000H~17FFFH 00…0至11…1 1011 000 1# 0E000H~0FFFFH 00…0至11…1 0111 000 0# 地址范围 A12……A0 A16~A13 A19~A17 芯片 第5章 半导体存贮器 例:用线选法产生4片6264 (0#~3#) 片选信号: A16~A13用作片选, A19~A17未用, 其它信号(数据线,读写信号)的 连接同图5-18。 这时,32K存储器的基本地址范围为: 注意: 软件上必须保证这些片选线每次寻址时只能有一位有效,决不允许多于一位同时有效。 第5章 半导体存贮器 例:用4片6264构成32K×8的存贮区。 1. 全译码法 ——高位地址线A19~A13全部参加译码,产生6264的片选信号。 注:MEMW=IO/M+WR MEMR=IO/M+RD 整个32K×8存储器的地址范围: 00000H— 07FFFH 仅占用8088 1M容量的32K地址范围。 用户扩展存储器地址空间的范围决定了存储芯片的片选信号的实现方式。 地址总线余下的高位地址线经译码后,做各存储芯片的片选。通常IO/M信号也参与片选译码. 全译码的优点 地址唯一实现 地址连续 便于扩充 全译码的优点 地址唯一实现 地址连续 便于扩充 次高位地址线A15~A13译码后产生片选信号区分4个存储芯片; 最高位地址线A19~A16及IO/M用作片选信号有效的使能控制。

文档评论(0)

1亿VIP精品文档

相关文档