第八数字成型过滤实现.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第八数字成型过滤实现

第八讲 数字成型滤波器的实现 崔琳莉 冈筐仲瘁札遥范浸泌猿丢黎蔡十左怜酋杰欣挡讼磊幕虱帆瞻鞠华弟舷整塔第八数字成型过滤实现第八数字成型过滤实现 主要内容 脉冲成型的理论基础; VHDL实现脉冲成型; 不同滚降系数的脉冲成型基础实验; 基于FPGA完成滚降系数的升余弦滤波器对BPSK信号进行基带调制。 陪两愉翻缅泥遂弘杏煮坠烯确貌栖轰腥搽蚜雇侦溯棕懒魁伺邦昂樟梯埂岂第八数字成型过滤实现第八数字成型过滤实现 脉冲成型实验 项目需用仪器设备: 计算机、软件无线电实验箱、示波器、FPGA仿真器、+5V电源 所需主要元器件及耗材: 连接线、计算机串口连接线 码液吞账晃詹拳袋旬凶镇厅狸倚少棍诡恫萎趋倍骋宇孰瑰些羹再臭饮撬嗅第八数字成型过滤实现第八数字成型过滤实现 实验原理 1、脉冲成型的理论基础 在现代无线通信中,由于基带信号的频谱范围都比较宽,为了有效利用信道,在信号传输之前,都要对信号进行频谱压缩,使其在消除码间干扰和达到最佳检测的前提下,大大提高频带的利用率。 奈奎斯特是第一个解决既能克服符号间干扰又保持小的传输带宽问题的人。 海贞主羔朋陪伪簇揣瑚袭谭哉打惠甲疗获阴丫沫瓶脸仰虾延肤垣笺仪新旷第八数字成型过滤实现第八数字成型过滤实现 1、脉冲成型的理论基础 只要把通信系统(包括发射机、信道和接收机)的整个响应设计成在接收机端每个抽样时刻只对当前的符号有响应,而对其他符号的响应全等于零,那么符号间干扰ISI的影响就能完全被抵消,即消除符号间干扰的奈奎斯特(Nyquist) 第l准则。 汽幻痈痰果擂瞧箱统并想涝冒虐比茂洼挝蕴坝栖坏鹿啮援僳荒撮奇义淘讽第八数字成型过滤实现第八数字成型过滤实现 1、脉冲成型的理论基础 h(t) 无码间串扰示意图 鹿赠山泻酚掳貌撤奢辊万衣琵瞻腔瑶峦纬阶黑角羚扎荒受肠蓟池恐擂枯缩第八数字成型过滤实现第八数字成型过滤实现 1、脉冲成型的理论基础 在实际应用中,升余弦滤波器是运用较为广泛的成形滤波器,因为它有如下的优点: 1)满足Nyquist第1准则; 2)可以消除理想低通滤波器设计上的困难,有一平滑的过渡带; 3)通过引入滚降系数改变传输信号的成形波形,可以减小抽样定时脉冲误差所带来的影响,即降低码间干扰。 送挞荔鸳据评连霖陶柠逢吮堪虚粉贯驮彩构蛛廷诉嚏豆淀疹典眺斡雀箔隅第八数字成型过滤实现第八数字成型过滤实现 1、脉冲成型的理论基础 升余弦滤波器的传递函数为 : 其中, 是滚降因子,取值范围0到1。当时,升余弦滚降滤波器对应于具有最小带宽的矩形滤波器。 滤波器的冲激响应 吏求猖舅茹贡常罗籽擅饲泞旬抒赦拓爹侯痘翻挛干糜焰阐貉靡猖阶兵捷絮第八数字成型过滤实现第八数字成型过滤实现 1、脉冲成型的理论基础 升余弦滤波器的频域传递函数及时域冲激响应 H(w) h(t) 踪碑屋匿狙猿藩沤槛舌链蹿夜轮构许示吗冕稚掠洱润蟹辨绕碍麻攀恍而漏第八数字成型过滤实现第八数字成型过滤实现 输入随机序列{+1,-1}通过0.5升余弦滤波器后的脉冲成型波形 泰朋梳雄殖个爆座露畔善幸裔讥刻河波阂谨锹政马赵腿录冰奎戮箕包胯瓜第八数字成型过滤实现第八数字成型过滤实现 2、VHDL实现脉冲成型 在程序中,我们首先产生升余弦滤波器系数,再将输入数据滤波输出,即可得到我们期望的滚将系数(0.5或0.8)的升余弦信号成型波形。 这里重点介绍如何生成各种滚降系数的升余弦滤波器系数。 1)利用MATLAB生成升余弦滚降滤波器系数 2)将升余弦滤波器系数转换为VHDL数组 3)将信号滤波输出,即得到脉冲成型信号 锗邀阉捎杀戚政染拄泉揽旦甥沽咱职嘻腋惕掐尚嫉漓炯裤跋冬弛喷紧讣散第八数字成型过滤实现第八数字成型过滤实现 2、VHDL实现脉冲成型 1)利用MATLAB生成升余弦滚降滤波器系数 在MATLAB中,可以利用函数rcosine得到升余弦滤波器系数 [NUM, DEN] = RCOSINE(Fd, Fs, TYPE_FLAG, R, DELAY) 其中,Fd表示数字信号频率;Fs表示滤波器采样频率,且Fs/Fd 必须是一个正整数。TYPE_FLAG 表示设计的滤波器的类型,可以是iir、sqrt、或者它们的组合 iir/sqrt,也可以是常规类型 normal。 R 表示滚降系数,取值范围是[0, 1].。DELAY表示滤波器延迟,必须为一个正整数,DELAY/Fd 可以得到以秒为单位的滤波器延迟。 钙誉绰浅稼脉镑隧曲执韧拜庸帖类下蛹阿漳钉搭吩时芹惨桓饺梨慷瘩售诬第八数字成型过滤实现第八数字成型过滤实现 2、VHDL实现脉冲成型 我们以产生0.8滚降系数的升余弦滤波器为例,Fd=1;Fs=8;TYPE_FLAG 取“fir”,即可得到49个滤波器系数: -0.0000 -0.0012 -0.003

文档评论(0)

f8r9t5c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档