微机接口原理第5章存储器和高速缓存技术案例.ppt

微机接口原理第5章存储器和高速缓存技术案例.ppt

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第5章 存储器和高速缓存技术 本章主要内容 存储器的分类 存储器的总线接口 高速缓存简介 存储器总复习 计算机主存占用地址总线的全部,下一章 可以看出外设只占用地址总线的前16根。 主存由若干小存储芯片组成,总线的使用 策略是:各小存储芯片的片内地址译码和片外高位总线地址译码相接合策略。 从80386CPU以后,主存读写速度远低于 CPU读写速度,于是产生了高速缓存技术。 * 微机原理与接口技术精品课程 * 《微机原理与接口技术》 存储器的分类及使用特点 特点:1. 主存储器,CPU可对其字节单元直接进行操纵(读写) 2. 辅助存储器, CPU不能直接操纵其各单元,必须通过 主存储器实现(以页与内存传输) 3. 动态RAM需要一套复杂的刷新控制电路支持(刷新周期2ms) (作外存用,U盘) (指Cache, 静态高速RAM) (作BIOS用) 下面主要讲两个内容: 1. 主存与CPU的连接问题; 2. 高速缓存Cache提高计算机运行速度的机理? 存储器基本单元 动态存储器单元 静态存储器单元 可用于cache 接X地址译码线 虚线框内为六管存储单元 注:Cd 为 T1管子极间电容; C 为线路分布电容; 两电容均为看不见的电容, 且Cd 比C小。 存储器件的总线接口 RAM WR 地址总线 数据总线 ROM 地址总线 数据总线 RD RD 容量:1K ×4 容量:2K × 8 注:2114芯片的10管脚功能: 低电平”写”,高电平“读” 读允许 片工作允许 片允许 大存储器是由很多小块组合的 ——这样有利于增减而不浪费硬件 芯片连接举例: 请将两片2114 ( 1K ×4 )通过 总线与8088微处理 器连接。要求地址 从00000H开始。 地址如表。 改:2716 芯片连接举例: 请将4片2716(2K ×8) 通过总线与8088微处理器连接。共构成8K×8空间(8KB空间)。要求地址从00000H 开始,要连续。地址如表。 4.12 作业: 请将5片2716(2K ×8)通过总线与8088微处理器连接。共构成10K×8空间(10KB空间)。要求地址从00000H开始,要连续。 前述为8位机(8088为准16位机,对外是8位)的 主存连接情况。16位、32位如何连接? 地址所存器 奇地址 存储器 (放高 字节) 偶地址 存储器 (放低 字节) A19—A1 A0 BHE 地址总线 BHE A0 A19—A1 D15—D8 D7—D0 数据总线D15—D0 图 16位微机系统的内存组织 8086 D15—D0 0000 FFFE 0001 FFFF FFFFFFFF FFFFFFFB FFFFFFFE FFFFFFFA FFFFFFFC FFFFFFF8 FFFFFFFD FFFFFFF9 存储器3 (最高字 节) 7 3 存储器2 (次高字 节) 存储器1 (次低字 节) 存储器0 (最低字 节) 6 2 5 1 4 0 D31--D24 A31—A2 D15—D8 D23—D16 D7—D0 BE3 BE2 BE1 BE0 图 32位微机系统的内存组织 作业:请大家研究32根地址线,四组存储区的地址分配情况。 高档微机系统中的高速缓存技术 Cache 的命中率: 256KB的代码Cache,其命中率为97﹪

文档评论(0)

502992 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档